1. PCIe port: 一个pcie port包含一个TL,一个DL和一个MAC。MAC实现了link training和LTSSM。
2. PCIe Core: 一个pcie core包含几个pcie port。
系统结构:
PCIe模块通过amba总线连接到系统,提供PIPE接口连接到PHY。
而AMBA总线和pcie core之间是AP,这个就相当于一个host bridge。
AP里面有INT 处理,ATS, ERR, DMA等处理。
在该pcie 模块中,有多个core,该core的所有port的bus都是一样的。device从0到最大,都是function0。
3. ATS:
AP中的ATS是用来把address translation request和page request通过AXI master 接口给到SMMU。
4. 一般都有会DFX统计手段,比如每个port的bandwidth统计,每个Port的读写packet统计,每个port的latency 统计,每个port的error packet统计。
Root Port模式时,支持P2P, DMA engine支持local memory to local memory.
当pcie core的port作为EndPoint时,支持的VF,可能每个port支持多个PF,而每个PF又支持多个VF.
5. 当PCIE PORT工作在root port模式时,可以接收intx, msi/msi-x中中断。如果接收的时intx,那么会把intrx 转换为wire中断,并且发送给MBIGEN(即GICD);如果是msi/msi-x中断,那么会提取出msi data/rid,并且通过LPI发送给ITS.