stm32的各种时钟FCLK、PCLK、HCLK

本文详细介绍了STM32中的五个时钟源:HSI、HSE、LSI、LSE、PLL,包括它们的功能、特点及在系统时钟(FCLK、HCLK、PCLK)中的应用。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

在STM32中,有五个时钟源,为HSI、HSE、LSI、LSE、PLL。 
①、HSI是高速内部时钟,RC振荡器,频率为8MHz。 
②、HSE是高速外部时钟,可接石英/陶瓷谐振器,或者接外部时钟源,频率范围为4MHz~16MHz。 
③、LSI是低速内部时钟,RC振荡器,频率为40kHz。 
④、LSE是低速外部时钟,接频率为32.768kHz的石英晶体。 
⑤、PLL为锁相环倍频输出,其时钟输入源可选择为HSI/2、HSE或者HSE/2。倍频可选择为2~16倍, 
但是其输出频率最大不得超过72MHz。 
其中FCLK,HCLK,PCLK都称为系统时钟,但区别如下, 
FCLK,提供给CPU内核的时钟信号,CPU的主频就是指这个信号; 
HCLK,提供给高速总线AHB的时钟信号; 

PCLK,提供给低速总线APB的时钟信号;


SYSCLK 系统时钟,最大72MHz
HCLK  :AHB总线时钟,由系统时钟SYSCLK 分频得到,一般不分频,等于系统时钟
经过总线桥AHB--APB,通过设置分频,可由HCLK得到 PCLK1与PCLK2时钟
不过PCLK2时钟最高可达72MHz,而PCLK1最大36MHz。PCLK2对应APB2外设。PCLK1对应APB1外设。

评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值