1.实验目的 (1)研究数字系统时钟产生电路和定时电路。 (2)熟悉555型集成时基电路的工作原理。 (3)掌握用555集成时基电路的基本应用。 2.实验仪器及器件 示波器、信号发生器、直流电源、万用表、口袋实验平台、NE555、电阻电容若干。 3.实验原理 (1)555时基电路的结构与工作原理 555 集成时基电路是一种数字、模拟混合型的中规模集成电路,由于内部电压标准使用 了三个5K电阻,故取名555电路。555定时器有双极型555(单定时器)、556(双定时器) 和CMOS 型 7555(单)、7556(双)两大类,二者的工作原理类似,逻辑功能和引脚排列 完全相同。双极型555的等效功能框图如图5-1。 8 UCC 控制电压输入 5 5KΩ 阈值输入 6 UI1 触发输入 2 UI2 5KΩ Uc1 C1 - + + - C2 R 倒相 放大 缓冲 输出 Uc2 5KΩ 1 地 S 4 复位 Q Q 图5-1 555内部结构图 T 3 输出 7 放电 由图5-1 可见,三个 5kΩ 电阻组成分压器,使内部的两个电压比较器构成一个电平触 发器,上触发电平为2/3UDD,下触发电平为1/3UDD。在5脚控制端外接一个参考电源UC, 可改变上下触发电平值。比较器C1与比较器C2的输出端分别接R-S触发器,由于由两个或 非门组成的R-S触发器必须用负极性信号才能触发,因此加到比较器C1同相端6脚的触发 信号,只有当电平高于反相端5脚的电位时,R-S触发器才翻转;而加到比较器C2反相端2 脚的触发信号,只有当电位低于C2同相端的电位1/3UDD时,R-S触发器才翻转。555各端 的功能表见表5-1。 表5-1 555引出端真值表 引脚 2(S) 6(R) 电平 ≤1/3UDD 4(MR) 3(U0) 7(Q) * 电平 >1/3 UDD >1.4V 高电平 悬空状态 ≥2/3 UDD 电平 >1/3 UDD >1.4V 低电平 低电平 1.4V <0.3V 保持 保持 注:*表示任意电平 低电平 低电平 25 555 定时器的电源电压范围较宽,可在+4.5V~+16V间,7555可在+3V~+18V间。因 而其输出电压可与TTL、CMOS及运算放大器的电平相兼容。NE555定时器UCC=+5V时, 其电源电流ICC=3mA,输出低电平UOL=0.25V,吸电流IOL=5mA,输出高电平UOH=3.3V, 放电流IOH=100mA。需要说明的是,555在转换瞬间电流最大可达350mA以上,易引起电 源干扰,使用时应对电源加高频去耦电容,而7555则不必。 555 定时器成本低,性能可靠,且使用方便,只需改变其引脚连线,外接少量阻容元件, 即可组成多谐振荡器、单稳态触发器、施密特触发器、分频电路等。它可以广泛用于数字、 模拟仪表、电子测量、自控及家用电器电路中。