使用工具:Xilinx ISE 14.7
PCPU(pipeline—CPU)架构图:
对于CPU5级流水线的设计首先要确定的是它和多周期的区别,在设计多周期CPU时我们会发现,在运行时有些指令是可以并行执行的,因此有了流水线的设计用于提高CPU的利用率。,为了能够并行执行指令我们需要处理指令间的冲突,在这里列出三种冲突的处理(Dataforward,STALL,Control Hazard)
1.4. Hazard处理分析
CPU的dataforward——HAZARD处理即提前预处理.。对Hazard的实现有点类似于对输入数据进行提前操作,及在当得到某一条指令的情况下,马上对目标寄存器进行按路线越级输入