YepBasic
iifuture
这个作者很懒,什么都没留下…
展开
-
4.Design For Shapes\Wrap Via Copper
2、然后点击“Run”按钮,框选需要操作的过孔,可以批量选择过孔,程序会自动识别过孔的网络,只针对过孔数量最多的网络进行最小面积的铜皮包围操作。程序功能:实现对两个以上的同网络过孔,做最小面积的铜皮包围操作。过孔的尺寸可以是多种类型的。1、选择铜皮希望生成的Subclass层面。Class类型默认为“Etch”可以不做选择。原创 2024-02-23 17:45:34 · 493 阅读 · 0 评论 -
2.DesignForClines\2.Optimize Clines
9、Shove按钮:对有DRC的地方进行走线推挤以去除DRC;4、Center按钮:同时选择两个via或者pin和走线线段,对选中。3、Average按钮:对选中的走线线段进行等距离优化;程序功能:批量后期优化走线功能。1、Average选项:按线路的两边最外沿的距离平均;的走线线段参照via或者pin进行等距离优化;5、Shove选项:推挤使用Shove模式;2、Space选项:指定线与线的间距;6、Hug选项:推挤使用Hug模式;8、Local选项:局部推挤模式;7、All选项:全局推挤模式;原创 2022-10-07 21:11:33 · 670 阅读 · 2 评论 -
[yepeda.com]
[yepeda.com]原创 2022-05-22 23:08:44 · 253 阅读 · 0 评论 -
3.DesignForVias\AlignVia
程序功能:实现对via与via之间的对齐功能,包括上、下、左、右。原创 2022-06-07 22:00:50 · 175 阅读 · 0 评论 -
8.DesignForChecking\6.CheckForPastermask\CheckPinPastemask
程序功能:检查板上的焊盘的钢网开窗参数。当焊盘无钢网或者钢网与焊盘大小不一致时,软件会给出提示。原创 2022-05-29 15:45:39 · 73 阅读 · 0 评论 -
8.DesignForChecking\CheckBoardOrign
程序功能:检查图面的原点是否位于board outline的左下角。在设计中,我们通常将图面的原点设置在board outline的左下角,该程序自动检测原点的位置,如果原点不在board outline的左下角,点击“Resetup”按钮,可以将原点调整到board outline的左下角,让该点的坐标设置为(0,0)。......原创 2022-05-28 20:09:24 · 79 阅读 · 0 评论 -
14.CadenceToolbox
程序功能:加载所有Cadence toolbox功能组件。 Cadence toolbox的功能,实际上是Cadence收购的skill功能。但其隐藏比较深,通常情况下需要选中才能使用,造成使用率不高。Yepeda skill将这些功能统一整理,并且默认可以直接使用。方面大家统一进行学习和使用。这个功能是免费的,欢迎大家下载使用。...原创 2022-06-10 21:03:44 · 502 阅读 · 2 评论 -
VerifyDesign...
程序功能:Yep Checker工具功能介绍 Yep Checker是基于allegro设计平台的PCB审核工具,实现对allegro pcb设计结果的各方面审核功能。同时将所有功能集成到allegro环境中,提高软件了的审核操作性。软件集成了自动审核功能和人工交互审核的功能。极大的方便了对PCB的设计结果的审核,提高了PCB设计的一次成功率,缩短整体的研发周期和研发费用。 Yep Checker程序DFM自动审核大项包括:1、 走线审核2、 过孔审核3、 铜皮审核4、 丝印审核5、原创 2022-06-10 18:13:36 · 264 阅读 · 0 评论 -
[QuickLayer]
程序功能:快速层面浏览切换和颜色显示 但allegro升级到了16.0版本以上之后,allegro本身自带的颜色控制器,功能比较多,使用比较复杂了,使用起来不够快捷。为方便快捷的进行层面浏览切换和颜色显示,开发了该软件功能。 使用鼠标右键写“C”字型,也可以调出该程序。...原创 2022-06-10 18:12:01 · 258 阅读 · 0 评论 -
DRCWalk
程序功能:DRC定位工具。 我们在设计的过程中或在进行Yep Checker审核的时候,通常会有比较多的DRC产生,但查找DRC不是非常的方便和直观,有了这个工具就极大方便了我们在这方面的操作。 Yep Basic的DRCWalk工具要比Yep Checker和Yep Designer的DRCWalk工具简单,仅提供逐个的DRC定位功能。...原创 2022-06-10 18:10:31 · 88 阅读 · 0 评论 -
ClearExternalDRC
程序功能:清除设计图上的审核程序Yep Checker生成的DRC标识。原创 2022-06-09 21:30:58 · 75 阅读 · 0 评论 -
ClearTempHighlight
程序功能:清除设计图上的临时高亮项目,比如symbol,net,pin,via等。原创 2022-06-09 21:29:46 · 66 阅读 · 0 评论 -
1.DesignForSetting\1.AutoResizeExtent
` 程序功能:自动调整设计图面大小。1、Reduce by margin:按一定的冗余自动对设计图面进行调整;2、Reduce by points:按用户选取的范围对设计图面进行调整;我们经常使用“Reduce by margin”对图面进行缩减。...原创 2022-06-09 21:24:52 · 146 阅读 · 0 评论 -
1.DesignForSetting\2.SetupDifferential
程序功能:自动设置和删除差分对信息。 程序会自动搜索板上已经定义好的差分对信号,并列出。点击“Auto set diff”按钮,可以自动生成新的差分对信号,点击“Delete diff”按钮,可以删除选中的差分对信号。...原创 2022-06-09 21:23:24 · 142 阅读 · 0 评论 -
1.DesignForSetting\3.SetupText
程序功能:自动批量设置字体尺寸大小。 程序提供了“安装\YepBasic\data\ yepSetupText_Mil.csv”和“安装\YepBasic\data\ yepSetupText_Mm.csv”字体字号和字体尺寸大小模板文件。用户可以直接使用或者更改这两个文件用于批量设置字体尺寸大小。一个mil英制单位,一个是mm公制单位。...原创 2022-06-09 21:21:38 · 83 阅读 · 0 评论 -
1.DesignForSetting\4.LibSetupPath
程序功能:设置psm封装库路径。目前程序只能设置psm封装库路径,不能设置pad、dev库路径。点击“Add”按钮,新增psm封装库路径。点击“Change”按钮,更改psm封装库路径。点击“Delete”按钮,删除psm封装库路径。......原创 2022-06-09 21:19:15 · 108 阅读 · 0 评论 -
1.DesignForSetting\Calculator
程序功能:简易计算器。可以用来进行加、减、乘、除的计算以及英制单位与公制单位的转换。原创 2022-06-09 21:16:59 · 107 阅读 · 0 评论 -
1.DesignForSetting\PCBLock
程序功能:PCB文件加密。1、加密后的PCB文件不允许输出库文件,包括dra、psm、pad、device。2、加密后的PCB文件不允许用户输出规则文件。3、加密后的PCB文件不允许用户光绘文件。4、加密后的PCB文件不允许用户移动或者删除器件。5、加密后的PCB文件不允许用户移动或者删除走线。...原创 2022-06-09 21:15:44 · 107 阅读 · 0 评论 -
1.DesignForSetting\RemoveClineViasProp
程序功能:在利用Route Editor布线器进行自动布线或者FANOUT时候,Route Editor程序会在器件上添加一个隐藏属性,导致移动器件时,走线和过孔会附在器件上面形成一个整体,一起移动。为删除这个属性,就需要用到这个程序。不过,该命令目前只对allegro15.x版本能起到作用。...原创 2022-06-09 21:14:27 · 100 阅读 · 0 评论 -
1.DesignForSetting\SetBoardParameters
程序功能:初始化版图的基本参数设置,导入网表,适用于新的项目开始设计的时候使用。这个程序免费,欢迎大家下载使用。 1、程序支持MILS和MM两种单位的参数设置。 2、程序可以设置四种版图尺寸大小。 3、程序可以设置三种设计单位的精度。 4、程序可以设置三种动态铜填充模式。 5、程序可以进行格点设置。 6、程序可以审核版图名称是否有非法字符。 7、程序可以设定在线DRC模式。 8、程序自动创建用户D原创 2022-06-09 21:12:43 · 204 阅读 · 0 评论 -
1.DesignForSetting\SetDrawingSize
程序功能:初始化版图的图面大小,仅适用于新的项目开始设计的时候,快速的设定版图的图面大小。原创 2022-06-08 18:13:31 · 124 阅读 · 0 评论 -
1.DesignForSetting\SetupColor
程序功能:快速设定各层颜色显示方案。 程序提供2种颜色显示方案,Color_A为YepEda常用颜色方案,Color_B为暗色调颜色方案。原创 2022-06-08 18:12:31 · 141 阅读 · 0 评论 -
1.DesignForSetting\SetupCrossSection
程序功能:快速设定板子的叠层结构。 1、Default_stackup:默认的叠层方案包含了2、4、6、8、10、12、14、16、18、20层的部分叠层方案供用户选择参考。 2、Self_stackup:用户依据命名规则自行设定叠层方案。输入格式说明(大写或者小写字母均可): t:表示TOP层; b:表示BOTTOM层; s:内部信号层; g:地层 p:电源层...原创 2022-06-08 18:10:57 · 118 阅读 · 0 评论 -
1.DesignForSetting\SetupGrid
程序功能:快速设置版图的设计格点。 当然,格点的设置我们更常用是输入:“g+数字”的方式进行,比如g20,表示20mil的格点或者20mm的格点,具体看版图的设计单位。原创 2022-06-08 18:09:24 · 96 阅读 · 0 评论 -
1.DesignForSetting\SetupSymbolGrid
程序功能:根据器件封装管脚的间距进行格点设置。 执行命令,选择对应的器件,程序计算器件管脚间距,并以管脚中心间距设置格点,这样利于对BGA类型封装进行布局和Fanout等设计工作。...原创 2022-06-08 17:56:51 · 83 阅读 · 0 评论 -
2.DesignForClines\1.ChangeClinesWidth
程序功能:批量改变走线的线宽。同时可以显示单一层面的线宽最大值与最小值。 1、Source Layer:选择某个信号层; 2、Source Segment Width:选择需要改变的走线宽度值; 3、New Segment Width:输入新的线宽值。...原创 2022-06-08 17:52:00 · 104 阅读 · 0 评论 -
2.DesignForClines\ChangeClinelineToShape
程序功能:实现将铜线和丝印线更改为铜皮。更改后的铜皮可以在当前与铜线和丝印线一样的层面,也可以用户指定层。原创 2022-06-08 17:50:00 · 189 阅读 · 0 评论 -
2.DesignForClines\CutCline
程序功能:手动切割铜线。执行命令,对矩形框选区域丝印线进行切割。原创 2022-06-08 17:48:37 · 104 阅读 · 0 评论 -
2.DesignForClines\Find&&ChangeClineWidth
程序功能:批量查找和改变走线的线宽。 1、Find Cline Condition:选择某个信号层; 2、Width:选择查找或者改变走线宽度值的条件和数值; 3、Chang Width To:输入新的线宽值;原创 2022-06-08 17:47:14 · 111 阅读 · 0 评论 -
3.DesignForVias\1.CreateAutoVia(ShieldGnd)
程序功能:在板子的空白区域按照一定的间距打地过孔。 1、Select the type of via:选择打地孔的过孔类型,该过孔需要在板内出现过; 2、via to other spacing:设置过孔与其他物体比如焊盘、走线等的最小间距,默认10mil或者0.25mm; 3、Array via spacing:设置地孔与过孔在X轴或者Y轴之间的间距,默认200mil或者5mm; 建议在“Dynamic fill:”,Disabled模式下进行,这样程序运行原创 2022-06-08 17:45:26 · 179 阅读 · 0 评论 -
3.DesignForVias\2.ChangeViasNet
程序功能:针对选择的过孔进行网络名称更改。 点击“Pick”按钮,提取新的网络名称用于变更网络名。原创 2022-06-07 22:07:51 · 115 阅读 · 0 评论 -
3.DesignForVias\3.ReplaceVias
程序功能:针对选择的过孔进行过孔类型替换。原创 2022-06-07 22:06:35 · 109 阅读 · 0 评论 -
3.DesignForVias\4.TestPointReport
程序功能:在需要增加测试点的板上,用于输出一些有关测试点的报告。 1、选择性输出除了有“NO_TEST”属性的网络; 2、选择性输出测试点在TOP层的网络; 3、选择性输出测试点在BOTTOM层的网络; 4、选择性输出有多个测试点的网络; 5、选择性输出有“NO_TEST”属性的网络; 6、选择性输出有测试点,但不需要测试点的网络; 7、选择性输出有测试点,但有“NO_TEST”属性的网络; 8、选择性输出没有测原创 2022-06-07 22:05:26 · 226 阅读 · 0 评论 -
3.DesignForVias\CopyVia
程序功能:实现过孔向上、下、左、右四个方向快速复制。 1、Spacing:过孔与过孔的间距; 2、Number:复制过孔的数量 3、Same_net_via:复制过孔的网络名称。 操作步骤:执行命令,选择过孔对齐模式,点击复制的目标过孔。...原创 2022-06-07 21:59:11 · 99 阅读 · 0 评论 -
3.DesignForVias\CreateVia(Pincenter)
程序功能:实现在两个焊盘之间创建一个过孔。 操作步骤:选择第一个管脚,再选择第二个管脚,最后选择一个过孔,即可完成在两个焊盘之间创建一个过孔。原创 2022-06-07 21:57:33 · 160 阅读 · 0 评论 -
4.DesignForShapes\1.CutShape
程序功能:针对矩形选择区域的铜皮进行切割。原创 2022-06-07 21:55:26 · 89 阅读 · 0 评论 -
4.DesignForShapes\2.DecomposeShape
程序功能:将铜皮shape类型的轮廓转换为线段line或者cline。由于设计需要,有时候需要将shape转换为line或者cline。原创 2022-06-07 21:53:40 · 198 阅读 · 0 评论 -
4.DesignForShapes\3.ChangeShapeNet
程序功能:对铜皮定义或者重新定义网络名称。 执行命令,在版图上选择需要定义或者重新定义网络名称的铜皮,然后在选择要定义的网络名称的net,就可以完成铜皮网络名称的定义。原创 2022-06-07 21:52:11 · 90 阅读 · 0 评论 -
4.DesignForShapes\CheckOutlineShape
程序功能:审核板框图形是否是闭合的图形。默认的板框图层为“BOARD GEOMETRY \ OUTLINE”。原创 2022-06-07 21:50:19 · 103 阅读 · 0 评论 -
4.DesignForShapes\CreateAutoShape(ShieldGnd)
程序功能:自动创建静态地铜皮。 1、Select the layer that created coppe:选择需要自动创建静态地铜皮的信号层; 2、Create a copper reference layer:选择用于提取铜皮大小的参考层,参考层必须有铜皮; 3、Shape To Pin:铜皮到焊盘之间的间距,默认12mil; 4、Shape To Via:铜皮到过孔之间的间距,默认10mil; 5、Shape To Cline:铜皮到走线之间原创 2022-06-06 22:10:19 · 220 阅读 · 0 评论