EDA
文章平均质量分 89
易安寄云
人生有许多事情,正如船后的波纹,总要过后才觉得美的。
展开
-
A/D采样控制电路设计---VHDL
一、实验目的(1)了解一般状态机的设计与应用(2)学习并掌握Quartus II的使用方法(3)学习简单时序电路的设计和硬件测试。(3)学习使用VHDL 语言方法进行逻辑设计输入(3)掌握利用有限状态机实现一般时序逻辑的分析方法(5)学习用状态机对A/D转换器 ADC0809的采样控制电路(6)学习设计A/D采样控制电路,学习较复杂的数字系统设计方法,并在实验开发系统上熟悉运行输入及仿真步骤原理二、实验仪器设备(1) PC机一台。(2)Quartus Ⅱ开发软件一套(3)EDA实验开发原创 2022-01-04 21:31:24 · 4945 阅读 · 2 评论 -
GW48CK/PK2/PK/PK4 系统万能接插口与结构图信号/与芯片引脚对照表
芯片引脚对照表原创 2022-01-04 21:29:20 · 4781 阅读 · 1 评论 -
流水灯电路设计实验--VHDL
一、实验目的(1)学习并掌握Quartus II的使用方法(2)学习简单时序电路的设计和硬件测试。(3)学习使用VHDL 语言方法进行逻辑设计输入(4)学习设计一个流水灯电路,并在实验开发系统上熟悉运行输入及仿真步骤原理二、实验仪器设备(1) PC机一台。(2)Quartus Ⅱ开发软件一套(3)EDA实验开发系统一套(EP1C12Q240C8)三、实验原理FPGA 的所有I/O控制块都可以允许每个1/O引脚单独配置为输入口,不过这种配置是系统自动完成的,一旦该输入口被设置为输入口使用时原创 2021-11-21 17:05:20 · 19243 阅读 · 4 评论 -
3-8 译码器设计实验--VHDL
3-8 译码器设计实验–VHDL一、实验目的(1)学习并掌握Quartus II的使用方法(2)学习使用原理图方法进行逻辑设计输入,并初步了解可编程器件设计的全过程(3)熟悉ALTERA公司EDA设计工具软件Quartusll设计一个3-8译码器,并在实验开发系统上熟悉原理图输入及仿真步骤,掌握组合逻辑电路的设计及静态测试方法二、实验仪器设备(1) PC机一台。(2)Quartus Ⅱ开发软件一套(3)EDA实验开发系统一套三、实验原理译码是相对于编码的逆过程,在基于一定硬件支持下能是将原创 2021-11-21 14:19:48 · 25005 阅读 · 1 评论