GW48CK/PK2/PK/PK4 系统万能接插口与结构图信号/与芯片引脚对照表

芯片引脚对照表

GW48CK/PK2/PK/PK4 系统万能接插口与结构图信号/与芯片引脚对照表

实验电路结构图

实验电路图NO.1

GW48系统使用注意项

a:闲置不用GW48系统时,必须关闭电源! ! !
b;在实验中,当选中某种模式后,要按一下右侧的复位键,以使系统进入该结构模式工作。注意此复位
键仅对实验系统的监控模块复位,而对目标器件FPGA没有影响,FPGA 本身没有复位的概念,上电后即工
作,在没有配置前,FPGA 的I/O口是随机的,故可以从数码管上看到随机闪动,配置后的I/O口才会有确定
的输出电平。
c:换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。其它接口都
可带电插拔。请特别注意,尽可能不要随意插拔适配板,及实验系统上的其他芯片。
e:使用实验系统前,查阅系统的默认设置ppt文件: EDA 技术与VHDL书实验课件说明_必读.ppt.
系统配置:

下载模块:

USB-Blaster JTAG编程下载器,USB转串口。

ByteBlasterMV编程下载器,能对不

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

易安寄云

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值