GW48CK/PK2/PK/PK4 系统万能接插口与结构图信号/与芯片引脚对照表

5 篇文章 3 订阅
4 篇文章 0 订阅

芯片引脚对照表

GW48CK/PK2/PK/PK4 系统万能接插口与结构图信号/与芯片引脚对照表

实验电路结构图

实验电路图NO.1

GW48系统使用注意项

a:闲置不用GW48系统时,必须关闭电源! ! !
b;在实验中,当选中某种模式后,要按一下右侧的复位键,以使系统进入该结构模式工作。注意此复位
键仅对实验系统的监控模块复位,而对目标器件FPGA没有影响,FPGA 本身没有复位的概念,上电后即工
作,在没有配置前,FPGA 的I/O口是随机的,故可以从数码管上看到随机闪动,配置后的I/O口才会有确定
的输出电平。
c:换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。其它接口都
可带电插拔。请特别注意,尽可能不要随意插拔适配板,及实验系统上的其他芯片。
e:使用实验系统前,查阅系统的默认设置ppt文件: EDA 技术与VHDL书实验课件说明_必读.ppt.
系统配置:

下载模块:

USB-Blaster JTAG编程下载器,USB转串口。

ByteBlasterMV编程下载器,能对不同公司的FPGA/CPLD和51单片机在线编程;

电源模块:

内置电源,含标准+/-12V、5V、3.3V、2.5V,1.5V混合工作电压功率输出电路模块;

过载保护开关电源;

显示、接口模块:

LED、数码管、扬声器;

10键,可输入最高达32位二进制数;

含12个可重配置实验电平开关;3个其他用途键;

含扫描的智能译码电路模块,直通非译码、BCD译码、16进制译码;

20X4字符液晶,4*4矩阵键盘;

步进电机,能进行步进细分控制实验;

直流电机,含闭环转速控制系统,光电脉冲计数,提供光电脉冲硬件消抖动设计;

数字温度测控模块;

完成图象或文字显示功能的VGA接口;

标准PS/2鼠标接口和PS/2键盘接口各1个;

RS232串行接口(有演示实例可证实此功能);

CPLD3032接口模块;

数模器件及存储器模块

含A/D和D/A器件及其接口;

含D/A与LM311构成的FPGA可控A/D设计项目模块;

供DDS函数发生器用的幅度、偏移调谐模块;

含有源滤波电路,供波形发生器的设计之用;

E平方串行ROM实验模块;I平方C总线存储实验模块;

扩展模块:

兼容模拟EDA器件含ispPAC器件适配板;

可增加DDS函数发生器接口;

外扩展IO口模块;

CPLD/FPGA万能接口模块;

时钟源模块:

含4组20MHz至1Hz标准频率宽频信号源;

其它附件:

电源线、UART通信电缆、在系统下载电缆、扩展口连接线。

硬件资源:

Cyclone FPGA 1C6Q240,32万门

8MFLASH和1M的SRAM;

用于FPGA掉电保护配置器件4M Flash,10万次重复编程次数,且可兼作软核嵌入式系统数据存储器;

接口资源:

JTAG、AS下载口;

USB接口;

PS/2键盘、PS/2鼠标接口;

全彩色VGA控制模块与接口一个,8色VGA口一个;

512KB SRAM之VGA显示缓存;

以太网口;

EPM3032A CPLD;

RS232串口1个;

SD卡接口,可接1-2GB Flash;

20MHz时钟源(可倍频到300MHz)1个;

语音采样口;

立体声输出口;

MIC模拟输入口;

高速时钟口一个;

IO扩展口

8051 IP 核接口;

超高速双通道DAC及ADC板接口;

EDA实验项目:
 8位全加器实验;        

 2选1多路选择器;   

 4位加法计数器;     

 8位硬件加/减法器;

 秒表设计 抢答器设计; 

 7段译码器设计;    

 数控分频器;

 正负脉宽调制器;        

 移位寄存器;            

 正弦信号发生器;      

 8位16进制频率计;

 序列检测器;                

 状态机控制ADC采样; 

 比较器和DA实现AD;

 RAM自定制实验

 ROM自定制实验;         

 FIFO实验;        
综合/应用开发类实验
 A/D数据采集电路和简易存储示波器设计;         

 移位相加硬件乘法器设计;

 乐曲硬件演奏电路设计;

 VGA图像显示控制器设计;                       

 DDS直接数字式频率合成器设计;

 PS/2键盘鼠标控制电子琴模块设计;              

 FPGA与RS232通信模块设计;

 USB与FPGA通信实验;                        

 基于读写SD卡音乐播放器实验;

 基于状态机的16位CPU设计与实现;            
DDS设计实验;
 等精度数字频率/相位测试仪设计实验;          

 信号采集与频谱分析电路设计;

 A/D转换功能的电路设计;

  D/A波形发生器;              

 采用流水线技术设计高速数字相关器;

 硬件电子琴设计;                                       

 乒乓球游戏电路设计;

 步进电机细分驱动控制设计;                   

 VGA彩条信号显示控制器设计;

 VGA图像显示控制器设计游戏控制器;           

 嵌入式锁相环PLL应用实验;

 PS/2鼠标与VGA控制显示游戏模块设计;        

 FPGA_单片机_PC机双向通信测频模块设计;

 彩色液晶屏点灯游戏控制实验;     

 彩色液晶屏超级玛丽游戏控制实验;               

 基于微程序控制型8位CPU设计与实现;

 基于流水线构架的16位RISC CPU设计与实现;   

 存储示波器设计;

10路逻辑分析仪设计;
IP核实验
 8051单片机IP核系列设计实验(9则);          

 数控振荡器NCO应用设计;

 FFT应用设计;                                  

 FIR数字滤波器应用设计                         

 嵌入式逻辑分析仪SignalTapII调用;

基于DSPBuilder实验

正弦信号发生器设计;                         

正交信号发生器设计;

FSK调制器设计;                              

正交幅度调制与解调模型设计实验;

FIR数字滤波器设计实验;                      

DDS与数字移相信号发生器设计实验;

巴克码检出器设计实验;                       

IIR数字滤波器设计实验;

m序列伪随机序列发生器设计实验、              

RS码编码器设计实验
SOPC实验
流水灯控制 ;                                 

UART控制器验证实验;

定时器中断实验;                              

SOPC的秒表程序设计;

Nios/II的VGA显示终端设计;                   

点阵液晶控制设计;

彩色液晶控制设计;                                           

基于SOPC的GPS系统实验 

PWM控制电机转速实验                            

定时器验证实验;

GSM短信模块程序设计;                        

NiosII Avalon Slave外设  (PWM模块)设计;

DMA应用和俄罗斯方块游戏设计;                 

字符液晶控制设计。

以太网口应用实验。                              
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

易安寄云

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值