Cortex-A7:处理器组成架构

39 篇文章 0 订阅
36 篇文章 0 订阅

0 参考资料

ARM® Cortex™-A Series Version: 4.0 Programmer’s Guide.pdf

1 Cortex-A7处理器组成架构

1.1 Cortex-A7处理器简介

Cortex-A7处理器是ARM公司推出的用于入门级智能手机、平板电脑以及其他低功耗移动设备的处理器架构。

1.2 Cortex-A7处理器组成框图

在这里插入图片描述
注:
ARM CoreSight Multicore Debug and Trace:ARM CoreSight是一种支持多核调试和诊断系统,它允许开发者在设备上进行软件调试和分析。
Generic Interrupt Controller:通用中断控制器
Cortex-A7 processor:Cortex-A7处理器核心(1-4个)
NEON Data Engine:ARM高级SIMD扩展数据引擎
Floating Point Unit:浮点运算单元
Instruction Cache:指令缓存
Data Cache:数据缓存
SCU:Snoop Control Unit,窥探控制单元
L2 Cache W/ECC:L2级缓存,支持硬件ECC纠错
128-bit AMBA ACE Coherent Bus Interface:128bit的AMBA(Advanced Microcontroller Bus Architecture,高级微控制器总线架构) ACE(Advanced Coherent Extensions,高级互联扩展) 互联总线接口

1.3 Cortex-A7处理器特点描述

(1)架构和指令集与Cortex-A15处理器相同,支持big.LITTLE配置(big.LITTLE 处理的设计旨在为适当的作业分配恰当的处理器)。
(2)采用28nm制程,处理器面积小于0.5平方毫米
(3)与Cortex-A系列处理器完全兼容
(4)最高支持扩展4MB的L2缓存
(5)支持浮点运算单元
(6)支持NEON技术,用于多媒体和SIMD处理。

1.4 Cortex-A7处理器详细属性

在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

NW嵌入式开发

感谢您的支持,让我们一起进步!

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值