基于FPGA的CAMERALINK编码(纯FPGA)

概述

        提到CAMERALINK的编码,不得不提的两个方案,其中一为使用专用芯片解码,其二为使用FPGA解码,这两方法博主都是验证过,只能说各有优缺点,具体选择那种还要看,整体方案以及成本控制要求。本文说明芯片解码的方案,及部分重要代码,至于用FPGA方案,则再后续专门说明。

        提到芯片选择,则不得不提TI公司的芯片DS90CR288A和DS90CR287这两个兄弟,它们本身支持25Mhz~85Mhz的图像速率,在此区间可传输视频主要包含27Mhz标准的PAL和NTSC数据,54Mhz的标清图像,以及74.25Mhz的高清图像(720P@60和1080P@30),有的小伙伴问我想传输1080P@60的图像怎么,Cameralink已经准备好了Medium格式,后续在说明,先以BASE模式作为基础

        注:文章内仅包含核心部分代码,非整个工程

编码模块说明

        相对芯片编码来说,FPGA编码其实完成的是同一个功能,即把并口数据转换为LVDS模式数据,模块功能图如下

FPGA内部将RGB数据、YUV数据、RAW数据等图像数据按照映射关系填充到28个数据内,如图下所示。

  • 0
    点赞
  • 8
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Eidolon_li

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值