![](https://img-blog.csdnimg.cn/20201014180756927.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
个人学习
文章平均质量分 51
lilei4136619
这个作者很懒,什么都没留下…
展开
-
【EDA】实验1:拼接4-16译码器
【EDA】实验1:拼接4-16译码器一.实验内容二.实验步骤1. 创建新的项目2.在项目中添加框图文件3. 添加波形仿真文件进行仿真三.实验结果一.实验内容1.用两片3-8译码器拼接实现4-16译码器2.进行仿真验证电路的正确性3.注意观察仿真输出信号的毛刺(竞争冒险)二.实验步骤本次实验采用Quartus软件进行,具体步骤如下:1. 创建新的项目点击此选项开始创建新项目:为项...原创 2018-10-26 16:49:32 · 5464 阅读 · 0 评论 -
【EDA】实验2:利用74161计数器芯片设计M=12的计数器
【EDA】实验2:利用74161计数器芯片设计M=12的计数器一.实验内容二.实验步骤1. 元件的连接2.仿真三.实验结果一.实验内容1.利用74161计数器芯片设计一个M=12的计数器2.利用Quartus软件进行设计和仿真3.观察仿真波形二.实验步骤本次实验采用Quartus软件进行,详细步骤同实验1类似,相关内容可以参考:【EDA】实验1:拼接4-16译码器,以下仅展示关键步骤。...原创 2018-10-26 18:08:32 · 5434 阅读 · 0 评论 -
【EDA】实验3:利用74161计数器芯片设计M=20的计数器
【EDA】实验3:利用74161计数器芯片设计M=20的计数器一.实验内容二.实验步骤1. 元件的连接2.仿真三.实验结果一.实验内容1.利用74161计数器芯片设计一个M=20的计数器2.利用Quartus软件进行设计和仿真3.观察仿真波形二.实验步骤本次实验采用Quartus软件进行,详细步骤同实验1类似,相关内容可以参考:【EDA】实验1:拼接4-16译码器,以下仅展示关键步骤。...原创 2018-10-27 12:54:18 · 6524 阅读 · 0 评论 -
【EDA】实验4:常用元件的 Verilog RTL 代码设计
【EDA】实验4:常用元件的Verilog RTL 代码设计一.实验内容二.实验步骤1. 元件的连接2.仿真三.实验结果一.实验内容1.利用74161计数器芯片设计一个M=12的计数器2.利用Quartus软件进行设计和仿真3.观察仿真波形二.实验步骤本次实验采用Quartus软件进行,详细步骤同实验1类似,相关内容可以参考:【EDA】实验1:拼接4-16译码器,以下仅展示关键步骤。...原创 2018-11-11 00:17:09 · 5088 阅读 · 0 评论