【EDA】实验1:拼接4-16译码器

该博客详细介绍了如何使用两片74138译码器在Quartus软件中构建4-16译码器的实验过程。实验内容包括项目创建、文件添加、电路搭建、仿真验证和结果分析,特别提到了在仿真过程中观察到的输出信号毛刺,即竞争冒险现象。
摘要由CSDN通过智能技术生成

一.实验内容

1.用两片74138译码器拼接成4-16译码器
2.验证仿真电路的正确性
3.注意观察输出信号的毛刺

二.实验步骤

本次实验采用Quartus软件进行,具体过程如下:

1. 创建新项目

新项目的创建:
在这里插入图片描述
点击菜单中的New Project Wizard开始创建新项目。
设定项目存放路径及命名项目文件(项目存放路径尽量避免出现中文):
在这里插入图片描述
为项目添加可能需要的文件(此项可略过):
在这里插入图片描述
为项目选择合适的硬件设备:
在这里插入图片描述
检查项目各项参数设定无误后点击Finish即可完成项目创建ÿ

  • 4
    点赞
  • 23
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值