基于matlab FPGA verilog的DUC/DDC设计
1、一个完整的DUC功能框图如下:一个实时信号是由两个分量组成:I(n(同相分量))和Q(n)(正交分量)。这两个分量频率相等,相位相差90度。相关的理论可以参考参考资料的Quadrature_signals.pdf文件。欧拉公式:2、由三角公式 cos(α+β)=cosα·cosβ-sinα·sinβ,假设代表两个信号的频率,要FPGA实现上变频,只需实现公式cosα·cosβ-sinα·sinβ,令频率分量代表输入信号,频率分量代表本振,FPGA...
转载
2021-12-25 22:11:52 ·
1802 阅读 ·
0 评论