FPGA实现sobel边缘检测算法的几点小问题

这几个问题开始挺困扰我的,后来经过看别人的博客,以及询问,再加自己的理解,总算弄懂一点,特分享出来


1,我们使用了移位寄存器的IP核,即shift_ram,这个IP核的设置中,关于distance的设置应该是你图像分辨率的行数,比如640,因为你图像是一行一行传输过来的,我们利用公式计算的3*3矩阵,利用的是3行和3列,而不是每行的前9个数据组成的矩阵。
2,边缘检测的边界会出现一些不理想的因素,是因为我们前期的3*3的后两行数据都是0导致的,因为延时640*2+2个时钟之后才会出现正真的图像数据,这里向调节的话就让数据延时640*2+2个时钟
3,边缘检测算法的其他步骤会消耗几个时钟,这个可以通过仿真看出到底是几个时钟,在给行和场信号时记得将这几个时钟做延时。

  • 2
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值