自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

李家小院

建设自己的小院子,种棵树,让它开枝散叶

  • 博客(8)
  • 资源 (17)
  • 收藏
  • 关注

原创 关于Cadence 16.6 Allegro对铜皮Void之后剩下的轮廓删除的问题

本文是想在动态铜皮模式下,把下图选中的Shape删除掉(该Shape与下图最上方的Shape都是GND网络)。经过多次测试发现无法删掉,将GND网络切换成静态铜皮后,上图选中的Shape就消失了,见下图。这说明,动态铜皮下,无需删除Void之后的铜皮轮廓,因为终究是要切换成静态铜皮,切换后该轮廓就消失了。...

2018-11-17 19:50:44 5693

原创 修改Cadence 16.6 Allegro中一块铜皮下的所有焊盘与铜皮的连接方式

本文的主要目的是将下图所示的铜皮与焊盘的连接方式由Orthogonal改为FULL_CONTACT。Allegro中执行:Shape -> Select Shape or Void/Cavity -> 选中铜皮,右键选择Parameters,见到下图。在Thermal relief connects中设置Smd pins为Full contact,最终的效果如下图所示。...

2018-11-17 18:54:53 4399

原创 Allegro给无网络的地孔添加GND网络的方法

简单地说,在动态铜皮上随便Move一下无网络的地孔就可以让过孔淹没在动态铜皮的汪洋大海里...上图右下的2个过孔未在GND网络上,只需要选中这两个过孔,执行Move命令,放在动态铜皮上,就可以了,见下图。...

2018-11-11 09:38:14 10294 1

原创 Cadence 16.6 Allegro铺铜后去掉贴片元件焊盘之间铜皮的方法

简单地说,先测量得到要处理的元件的焊盘中心间距,然后打开Shape -> Global Dynamic Params -> Void Controls选项卡,Create pin voids选择In-line,Distance between pins设置的比焊盘中心间距稍微大一些,另外在Thermal relief connects选项卡中设置引脚与铜皮的连接方式(不要选FULL_C...

2018-11-10 15:35:31 6763

原创 Cadence 16.6 Allegro焊盘与铜皮的连接方式(Orthogonal、Diagonal、FULL_CONTACT、8_WAY)

目录1. Orthogonal连接方式2. Diagonal连接方式3. FULL_CONTACT连接方式4. 8_WAY连接方式1. Orthogonal连接方式Orthogonal:特点是焊盘到铜皮的Cline最多4条,且互相垂直。执行Shape -> Global Dynamic Params -> Smd pins,见下图。Smd pins设...

2018-11-10 15:24:14 10720

原创 Cadence 16.6 Allegro差分线的蛇形走线

目录1. 差分线的单条线执行蛇形走线的方法2. 差分线的两条线同时执行蛇形走线的方法3. 总结1. 差分线的单条线执行蛇形走线的方法Route -> Delay Tune,鼠标单击差分线的单条线Tx-_GP9(较短的那一条),此时Options的界面如下:这个时候晃动鼠标可以看到屎黄色的框,右键鼠标选择Single trace mode,见到下图。当上图的...

2018-11-04 21:43:49 16342

原创 千兆PHY作为百兆使用时的连接方式

MDI是PHY和网络变压器之间的接口。下表为不同的以太网标准下PHY接口定义和RJ45的引脚对应关系(MDI配置)。 RJ45.PIN 1000BASE-T PHY 100BASE-TX PHY 10BASE-T PHY 1 ...

2018-11-03 12:16:32 16971 1

原创 PHY和网络变压器的PCB布局(Layout)规则

1. PHY距离网络变压器的距离要≥25mm,以便于将PHY和网络变压器有效隔离,减少EMI干扰,见下图。2. PHY和PHY的差分对到PCB边沿的距离至少25mm。3. PHY的差分对若有49.9Ω上拉电阻需靠近PHY摆放。图1 布线时PHY和变压器、变压器和RJ45的距离考虑(来自于SMSC的AN18.6)4. 差分线上的共模电容用于高频衰减,共模电容靠近网络变压器摆放,见...

2018-11-02 22:10:04 19859

简单的功能:时间戳转换工具

相貌平平、普普通通的时间戳转换工具,比如1679635084转化为2023-03-24 13:18:04

2023-03-24

dBm和Vpp转换小工具

特色: 实现单位的自动转换: 比如:50dBm对应200.00Vpp; -10dBm对应200.00mVpp; -70dBm对应200.02uVpp;

2023-03-21

python实现的dbm和w转换小工具

特色: 单位自动转换,比如: 30dBm转化为1.0W; 29dBm转化为794.3mW; -1dBm转化为794.3uW; -31dBm转化为794.3nW; -61dBm转化为794.3pW;

2023-03-21

python实现的mil和mm互相转换的小工具

python实现的mil和mm互相转换的小工具

2023-03-20

高速接口参考时钟计算公式.xlsx

该文档使用ug476里给出的不同的N1、N2、M和D条件下,计算出SFP、GbE、SRIO、PCIE和CPRI的参考时钟

2020-01-27

交换芯片原理图(.DSN)+对应的PCB封装和焊盘库,可以拿来练习Allegro布线

本压缩包包含了1个Cadence 16.6 的DSN(主要包含1个交换芯片和4个网络变压器的原理图)+Allegro的封装和焊盘库,你可以生成网表后直接导入Allegro,练习布局布线以及如何设置差分线等长、层叠等,如果你正在学习Allegro,并且没有实际的工程可以练手,这个压缩包是你需要的。

2018-11-10

python读写mdb、读excel的ui界面的源代码和exe文件

python读写mdb、读excel的ui界面的完整源代码、mdb测试文件和excel测试文件和exe文件,使用Qt Designer产生ui文件,源代码用到了多线程、自定义信号和槽(slot)函数,两个文件打开对话框用来选择mdb文件和excel文件,文本显示框可实时打印信息

2018-10-09

LTC4303库文件和仿真工程文件

该文件包含了LTC4303的ibs库文件、lib文件、olb文件以及Cadence工程文件,可观看上拉电阻和负载电容取不同值下的波形,加深对上拉电阻和负载电容的取值的理解

2018-09-30

LMK00338芯片的PCB和焊盘文件,可导入Allegro使用

芯片LMK00338的焊盘文件、热焊盘文件和封装文件,可导入到Cadence Allegro中使用

2018-09-16

smartprinter(虚拟打印机)4.1破解版

2017-03-10

《嵌入式Linux应用开发完全手册》韦东山光盘资料

2017-03-10

ADIsimPLL_V3_41_07_setup

ADIsimPLL_V3_41_07_setup

2017-03-10

AppCAD(RF计算软件)

2017-03-10

u-boot-1.1.6.tar.bz2

2017-03-10

ALIENTEK MiniSTM32开发板例程

此为正点原子的Ministm32开发板的库函数版本的例程,欢迎下载

2014-05-28

ALIENTEK MiniSTM32开发板扩展例程

此为正点原子的ALIENTEK MiniSTM32开发板的全部扩展例程,现奉献出来,因为需要积分,所以没积分的可以向我索要...

2014-05-28

WPS表格工具箱

这是新版WPS的表格工具箱,现在奉献给大家。

2014-05-28

XP HyperTerminal

此为XP HyperTerminal 超级终端的完整版,网上找了好久,才找到,免费奉献出来!

2014-05-28

正弦波振荡电路电路图大全

这里包括了64幅正弦波振荡电路的电路图。

2010-07-09

[电路(全美经典学习指导系列)].(美)埃德明斯特&奈维.扫描版

该课程涵盖了全部的课程基础,有丰富的习题,非常适合自学。

2010-07-09

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除