PCIE 上位机 介绍

本文介绍了在Windows环境下,使用QT5.11.3开发的PCIe上位机测试过程,实现了PCIe传输速度2.2GB/s以上的性能。上位机通过检测PCIE设备,读取并保存FPGA通过PCIe传输的数据到D盘。数据以Bin格式保存,采用特定数据包格式,包含包头和序列号。读者可以通过Matlab或自定义QT程序进行数据分析。
摘要由CSDN通过智能技术生成

本文为明德扬原创文章,转载请注明出处!

开发环境:windows开发平台:QT5.11.3

1、PCIE上位机测试过程

FPGA将数据传到芯片中,通过pcie再将芯片算完的数传给上位机。目标:

1.实现上位机的速度测试,经测试pcie的传输速度达到2.2GB/s以上

         2.上位机收到pcie的数据后保存在D盘的根目录下,pcie实现测速的原理:首先,打开上位机后先检测pcie设备是否已经准备好,调用的函数为

pcie init()<0,则检测不到pcie设备。检测完准备好后,开启一个线程检测接收的数据;开启线程的函数如下:

线程不断读取

  • 1
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值