4种端接方法,教你完美解决信号端接困惑

时钟信号衰减会增加抖动,因此对驱动器输出的端接很重要。为了避免抖动和时钟质量降低的不利影响,需要使用恰当的信号端接方法。4种端接方法分享给你们如果你们还有不一样的想法,可以在文末留言哦~

Z0是传输线的阻抗;

ZOUT 是驱动器的输出阻抗,

ZIN 是接收器的输入阻抗。

PS:这里仅显示CMOS和PECL/LVPECL电路。

 

串行端接

实际上,因为阻抗会随频率动态变化,难以达到阻抗匹配,所以缓冲器输出端可以省去电阻(R)。

优势:

低功耗解决方案(没有对地的吸电流)

很容易计算R的值 R (Z0 – ZOUT).

 

弱点:

上升/下降时间受RC电路的影响,增加抖动

只对低频信号有效

 

备注:

CMOS驱动器

不适合高频时钟CMOS drivers信号

适合低频时钟信号和非常短的走线

 

下拉电阻

CMOS

 

优势:非常简单(R = Z0)

弱点:高功耗

备注:不推荐

 

LVPECL

优势:

简单的3电阻解决方案。

就节能而言稍好一点,相对于4电阻端接来说节省一个电阻。

备注:推荐。端接电阻尽可能靠近PECL接收器放置。

 

交流端接

CMOS

优势:没有直流功耗。

备注:为避免较高功耗,C应该很小,但也不能太小而导致吸电流。

 

LVPECL

优势:交流耦合允许调整偏置电压。避免电路两端之间的能量流动。

弱点:交流耦合只推荐用于平衡信号(50%占空比的时钟信号)。

备注:交流耦合电容的ESR值和容值应该很低。

 

电阻桥

CMOS

优势:功耗实现合理的权衡取舍。

弱点:单端时钟用两个器件。

 

LVPECL

弱点:差分输出逻辑用4个外部器件。

备注:3.3V LVPECL驱动器广泛应用端接。

  • 0
    点赞
  • 25
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值