四层PCB核心板制作7——BGA出线技巧与布线

  带有RAM与flash的嵌入式系统往往有两组导线数目较多的总线:地址总线(address bus)与数据总线(data bus)。在布线的时候两组总线往往分开处理。
在这里插入图片描述
  首先选中地址线网络并高亮,观察发现SDRAM与flash芯片的地址总线都分布在电路图的上半部分。那么在布线的时候就要将上半部分尽可能让给地址总线。同理,下半部分要尽可能让路给数据总线。
在这里插入图片描述
  上图为与数据总线进行连接的处理器引脚。这里需要分析一下,数据总线的信号流向大致是从LPC3250向左流入SDRAM和flash。而这些引脚中,引脚数较多的列数一共有三列。在BGA封装走线中,一般认为如果走线方向的行数/列数超过2时,就必须将扇出过孔外移至少2行/列。
在这里插入图片描述
  这里最好使用框选+整体移动(快捷键m+s)的方式将左侧两列过孔向左进行平移。
在这里插入图片描述
  平移一个较为合适的距离之后再与原引脚相连。
在这里插入图片描述  BGA往往采取底层出现,将外面2列移出后随后将里面2列的线引出。
在这里插入图片描述
  努力之后,连接好LPC3250与SDRAM的数据总线。
在这里插入图片描述
  随后到了地址总线与LPC3250的连接。根据信号的流向可以规划出BGA处的总线应该先向上走,再向左走。向上方向引脚较多的行数有4行,因此外移出两行过孔再出线。
在这里插入图片描述
  拉拉拉拖拖拖,把SDRAM的数据线与地址线画好了。继续将两组总线向左扩展,与flash进行连接。
在这里插入图片描述
  继续努力,把flash的双总线也连接好。
在这里插入图片描述
  观察一下LPC3250与两排排针的信号流向大致确定好走线路径后进行过孔移出与出线。
在这里插入图片描述  走线是考验一个工作者硬功底的环节。走线往往没有所谓的最优解,但是在某些情况下有更优解,甚至在一些水平欠佳的工作者手里把走线全布出来都比较困难。关于走线水平的提升,个人建议多练习,本人的水平也极为有限,需要进一步学习。
  上图为信号线全部连通的效果图。由于后期还要走蛇形等长线与走线优化,因此部分地方走线较为随意,优化的空间较大。
  最后建议走线的时候听舒缓的音乐,要有耐心,和走线走不通时能够推倒重来的决心。

对于四层PCB布线,以下是一般的步骤和注意事项: 1. 首先,确定每个层的功能和信号类型。通常,四层PCB布线方式为:顶层(信号层)、底层(地层)、内层1(电源层)和内层2(信号层)。 2. 根据电路设计,将不同类型的信号分配到不同的层。例如,将高速数字信号放在顶层,以降低干扰;将模拟信号和低速数字信号放在内层2;将地线连接到底层等。 3. 在布线之前,进行良好的地规划。确保底层有足够的地铺设,并通过各个层之间的连接来提供良好的地引线。 4. 根据电路上的器件布局和连接需求,确定信号线的走向和位置。确保信号线尽可能短,避免交叉和平行布线,减少串扰和干扰。 5. 利用电子设计自动化(EDA)工具进行布线。使用CAD软件,如Altium Designer或Eagle等,可以方便地进行布线规划和布线路径的优化。 6. 在布线过程中,遵循设计规范和最佳实践。例如,保持适当的间距和间隔,避免信号线与电源线或地线过于接近,避免锐角和过多的拐角等。 7. 进行布线后,进行信号完整性和电磁兼容性(EMC)的验证和调试。通过使用仿真工具,如SPICE或SI软件,可以评估信号完整性和干扰问题,并进行必要的调整和优化。 需要注意的是,这里提供的是一般的布线指导原则,具体的布线策略还需要根据具体的电路设计和应用要求进行调整。同时,建议在布线之前仔细阅读PCB设计规范,并充分利用EDA工具的功能和自动化特性。
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值