cadence allegro原理图DRC,生成网表与导入PCB

前言

  allegro的原理图设计和PCB设计用的是两款软件。而连接两款软件的桥梁是一种叫网表(netlist)的东西。网表记录了原理图中所以的元器件,元器件封装以及网络连接。

原理图规则检查(DRC)

  在生成网表之前肯定需要一个完全正确无误的原理图,因此先对原理图进行规则检查。
  回到原理图根目录界面,选中原理图文件
在这里插入图片描述
  点击Tools ->Design rule check,弹出以下窗口:
在这里插入图片描述
  这里的规则有两种,一种是electrical rules(电气规则),一种是physical rules(物理规则)。物理规则是目前所不需要的,因此在上图窗口中只勾选运行电气规则检查即可。
在这里插入图片描述
  在第二栏中电气规则中,按照如上图所示,将电气规则中的五个检查情况勾选。这五个检查情况分别为:检查单端网络(看看是不是有网络没连接上);检查电源与引脚类型冲突;检查多重的标号命名(这个只要不手动改肯定不会出错,但是难免没有手动改过呢);检查未连接的总线网络;检查未连接的引脚(养成好习惯,不连接的引脚都放上叉号标记)。
  确认完毕后点击确定即可,会在文件目录中生成一个drc文件。
在这里插入图片描述

  双击点开,如下图所示:
在这里插入图片描述
  这里可以看到出现了很多的警告,类型是引脚类型遇到问题。这个是完全可以忽略的。在Orcad里认为比如磁珠链接两种地,他会认为这样做不对,电源之间不该相互连接。因此这一堆警告直接无视往下滑。
在这里插入图片描述
  好了真正的错误出现了。在checking for single node nets里面出现了3个警告,这三个警告是货真价实的错误。
  从前两个警告可以看到HPD_SINK和HPID_SINK这两个加了网络标号的网络都各只有一个引脚,显而易见,这俩网络按理说是一个,只是其中一个名字一不小心多打个“I”或者少打个“I”。
  最后一个警告说明OE这个网络是单端的,按照图中的思路去查就好了。
  经检查修改完毕后,再次进行DRC,直到这一部分没有警告为止。

生成网表

  规则检查无误后生成网表。
  按下图所示执行:
在这里插入图片描述
  弹出以下窗口:
在这里插入图片描述
  点击确定,随后在文件夹中可以看见网表文件们:
在这里插入图片描述

导入网表

  首先需要新建PCB文件。
  allegro做PCB的软件是这个:
在这里插入图片描述
  这里注意一下,第一次打开pcb editor需要手动设定软件模式, 设定错误的模式会有些功能不能用!!! 这个当时把我整憨了,怎么别人的功能我没有/怎么我的功能按键是灰色??
  这里建议用下面的模式启动:阿里狗企业PCB设计套餐!
在这里插入图片描述
  可以试试其他版本,会发现一些功能缺失。至于为什么版本之间功能差异大,这个没有查证到原因。
  总之按上图的选择启动软件就好了,功能不会缺。
  点击左上角File ->New,弹出以下窗口:
在这里插入图片描述
  按照上图所示命名,并自己选择好保存路径。
在这里插入图片描述
  界面按上图所示,点击OK就可以创建新的PCB文件。
  allegro的pcb文件后缀名是.brd。
  保存完毕,点击File ->import ->logic/Netlist,弹出以下窗口:
在这里插入图片描述
  按照上图所示勾选内容。因为我们这次的网表是Orcad生成的,等于“内部人员”。所以选择第一栏的Cadence。如果是第三方软件生成的网表,那么需要使用第二栏other。
  尤其要注意一下导入的路径,要选单独含有网表文件的文件夹,否则是无法导入的。
  我们按照默认情况生成的网表,因此网表文件夹就叫allegro,选择好之后,点击窗口右上角的import即可。

  导入完毕后点击屏幕上方的Display ->status。弹出以下窗口,窗口中显示有111个没有安置的器件,有85个没有布线的网络,这就说明导入网表成功了。
  如果窗口中未放置的器件与未布线的网络都是0/0的话,说明网表没有导入成功,那就需要重新检查一下,重复执行上面那一步!
在这里插入图片描述

  • 32
    点赞
  • 186
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
Cadence原理图生成网表是在电子设计自动化(EDA)软件中的一个重要功能,用于将电路设计原理图转换为可供后续步骤使用的网表格式。 首先,设计师使用Cadence EDA软件(如Cadence AllegroCadence Virtuoso)创建电路原理图原理图是一个以符号和线条表示电路元件和其连接关系的图形表示。 然后,设计师使用Cadence软件中的工具将原理图转换为网表。这个过程主要包括两个步骤:分析和提取。 在分析步骤中,软件会对原理图进行分析,识别元件的类型(如电阻器、电容器、晶体管等)以及它们之间的连接关系。这些信息会被转换为电路描述语言(如SPICE语言)的格式。 在提取步骤中,软件会根据原理图中元件的参数(如电容值、电阻值等)以及其它特定的设计规则,生成一个准确的电路模型。这个模型包括了元件的特性、连接关系和仿真条件,可以被后续步骤用于电路仿真、布局和布线。 生成网表是一个文本文件,其中包含了元件的信息、连接关系和模型参数。它可以被其他EDA工具和仿真器所读取和使用。网表可以用于验证电路的功能性、优化电路的性能,并确定元件的布局和布线。 总结来说,Cadence原理图生成网表是将电路设计原理图转换为可供后续步骤使用的网表格式的过程。这个过程主要包括分析和提取两个步骤,其中分析步骤将原理图分析并转换为电路描述语言的格式,提取步骤根据原理图中元件的参数生成准确的电路模型。生成网表可以用于电路的仿真、布局和布线等步骤。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值