MIPI的D-PHY架构特征与DSI数据包类型

本文介绍了MIPI D-PHY的架构特点,包括时钟和数据通道,以及如何通过增加通道数量提升带宽。内容涉及D-Phy的低功耗和高速度设计,如LP-TX、HS-TX和LPRX、HS-RX等组件。还详细阐述了传输模式、Lane States、Lane Levels和操作模式等关键概念。同时,解析了DSI的数据包类型,如短包和长包的结构,并讨论了视频模式下的时序要求和不同模式的应用场景。
摘要由CSDN通过智能技术生成

    为了满足高清质量图像的高带宽要求,MIPI D-Phy包含有一个时钟通道和数量可设置(最多4个通道)的数据通道。通过增加数据通道数量就可以达到增加带宽的目的。通过增加通道数量,同样数量的数据在多个通道上传输可以花更短的时间。MIPI D-Phy使用正向源同步时钟,D-Phy接收器的所有数据通道都用这个时钟捕获高速数据信号。为了同时满足低功耗和高速度要求,通用型D-Phy IP(的每个数据通道由低功耗发送器(LP-TX)、高速发送器(HS-TX)、用于发送MIPI D’Phy特殊图案的串化器组成,接收侧由低功耗接收器(LPRX)、高速接收器(HS-RX)、解串器和用于接收这些MIPI D‘Phy特殊数据信号的低功耗竞争检测器(LP-CD)组成。

    时钟通道由低功耗发送器(LP-TX)、用于发送MIPI D’Phy特殊时钟通道图案的高速发送器(HS-TX)组成,接收侧由低功耗接收器(LP RX)、高速接收器(HS-RX)和用于接收这些MIPI D‘Phy特殊时钟信号的低功耗竞争检测器(LP-CD)组成。接收器的每个数据通道(或时钟通道)通过两根导线DpDn (或ClkpClkn)连接到发送器。高速和低功耗数据传输都在这两根连接着这两大通信模块的导线上进行。

     高速模块工作在差分方式。它们使用低电压摆幅的载荷数据信号传送信息(高速信号——DpDn——的典型差分输出摆幅是200mV)。这种模块通常在裸片上有端接,在

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值