实验五 总线及数据通路组成实验
一、实验目的
1、理解总线的概念、作用和特性。
2、掌握用总线控制数据传送的方法。
3、进一步熟悉教学计算机的数据通路。
4、掌握数字逻辑电路中故障的一般规律,以及排除故障的一般原则和方法。
5、锻炼分析问题与解决问题的能力,在出现故障的情况下,独立分析故障现象,并排除故障。
二、实验内容
1、理解静态随机存储器RAM工作原理及特性;
2、按照实验通路图搭建实验电路;
3、模拟计算机内部数据传输的过程。
三、实验原理
从总线通路角度:总线用来连接计算机中的各个功能部件,是计算机的各部件之间传输信息的公共通路,包括传输数据信息的逻辑电路、管理信息传输协议的逻辑线路和物理连线。将输入设备,输出设备,存储器,通用寄存器等单元都与总线连接,通过对每个单元的控制,把总线上的数据传送给不同的单元以模拟计算机中数据传输的过程。
四、实验步骤
1、按第一种方式连接实验线路,且指导书中所给的电路图存在问题,时序信号发生器单元不与总线相连接,并检查其正确性;
2、置所有信号为初始状态,输入设备(B_SW=1,RD=1)、地址寄存器(C_AR=0)、存储器(CS=1、RD=1、WE=1)、输出设备(B_LED=1、WR=1)、通用寄存器R0(B_R0=1、C_R0=0);
3、时序发生器单元中的二进制开关拨至“单步”状态。数据输入开关置10H打入到地址寄存器。数据输入开关置数据93H打入到存储器。存储器输出数据到输出设备同时打入到R0寄存器。
五、实验小结
通过本次实验,我理解了总线与其相连接的各部件之间的通信原理和过程,但是在实验时由于设备故障耗费大量时间在将数据输入开关中的数据打入地址寄存器中,通过不断的排查修改,最终成功解决了这一问题。