写在前面
1、本人是参考赛灵思官方文档核例程、网上相关教程和内容,所有参考、转载会标明出处,希望文章对大家有所帮助,感谢各位!
2、因为在自己有学业要求,HLS系列的图像处理也比较有难度,而且很花时间,所以暂时的想法是我先停更。目前,主要以纯FPGA进行嵌入式图像处理。
目的
- 使用 Vivado 实现 rgb2ycbcr 的 ip 核,并进行验证,最后通过 HDMI 实时显示。
工具
- Vivado 2018.3
- Xilinx SDK 2018.3
步骤
参考《启明星ZYNQ之嵌入式开发指南_V1.2.3》的第十八章和第二十五章
先参考第18章,封装 IP 核;再在第25章的基础上,测试 IP 核。
1. Create Block Design
2. 测试 rgb2ycbcr IP 核
成功实现
ov5640_rgb2ycbcr_hdmi
总结
问题
-
在下面的页面,直接 RUN 不成功
-
先加载 bit 流,再下载软件程序,反而成功了
这部分先到这。
后面继续更新…