硬件问题相关

filterDesigner可以在matlab里配置滤波器参数

MATLAB生成FPGA COE文件之XILINX FPGA滤波器系数 | 码农家园

上面讲了如何使用

AD软件全称是altium disigner,用来设计pcb的,大致过程类似下面网页

Altium Designer中pcb板绘制详细步骤-凡亿PCB

从导入元件库(元件库是之前师兄建好的,一些库里没有的元件,自己也绘制了一些)开始,然后把各类器件(如芯片,电阻,电容啥的在元件库事先建立好的东西)取出来,放置进原理图中,然后在原理图中将这些引脚进行连接,跟连连看差不多。

原理图绘制好之后,将其导入到pcb中,进行实际的器件布局与连线(根据原理图进行,一一对应),在这时候做一些准备工作,比如:

1.设置pcb的层数:设置4层,顶层为顶层信号层,最底层也是信号层,这两层都是正片层(默认不是铺铜的,需要去连线等操作放置铜皮)第二层与第三层分别是电源层与地层,为负片层(默认铺满铜,连线是相当于把对应位置的铜去掉,相当于隔离开一些区域,比如3v跟5v区域隔离开就用走线的方式,将相连处的铜皮去掉,因为电源跟地都是一片一片需要同电位的,所以需要负片层)

设置成上述的层数的分布,主要是为了尽可能很小的减少电磁耦合的干扰,中间的电源层跟地层可以让高频杂波进入地平面,从而减少电磁耦合,减少信号耦合。    电容的作用也是滤波,滤除高频噪声,让高频噪声进入地平面,地平面划分了模拟地与数字地,模拟地用来作为一些比如电源信号,模拟信号的地,而数字地用来作为一些时钟信号的地,晶振信号的地,数字信号的地,在这里面会由于高频方波的存在,所以里面会有高频杂波分量,因此隔离开数字地与模拟地,这两者通过磁珠进行连接(磁珠类似于电阻,跟电感,磁珠对于特定频率比如100MHz的信号而言有较高的阻抗,因此可以达到一个通直隔交流的好处,将高频杂波留在数字地中,并且做到数字地与模拟地的电平平衡)

2.设置一些DRC(设计规则检查)设置之后软件自动帮你规避,比如设置默认连线的线宽为12mil(1 密耳(mil)=0.0254 毫米)设置成12mil的原因:嘉立创的默认板层的仿真中,12mil走线的线宽约为50欧姆阻抗,满足传输线要求,因此选用12mil

线与线之间的距离满足3w原则,比如可以设置为24mil,与此同时,任何铜与铜之间的距离也可以设置为24mil(即个铜不能放置的过近,最近只能相距24mil,也可以设置大一点)

打孔的内径12mil,外径20mil

3.在布局布线完之后,此时顶层与底层信号层肯定有大量未连接铜的地方,此时进行大面积铺铜(软件自动,只需要设置好铜与铜之间的最小距离,软件就会自动按照规则铺满铜)然后将这些铺上的铜通过打孔的方式与地平面连接,做到与地等电位,这样顶层与底层大面积铺铜也是为了减小电磁耦合,减小电磁干扰,让高频干扰信号大部分进入地平面。

4、最后制作完成后,drc检查通过后,生成gerber文件(主要这样,可以防止设计泄露)或直接将pcb源文件给嘉立创(pcb生产商家)进行制作pcb板,在收到货之后,用钢网刷锡膏,然后把器件摆上去,送进回流焊(类似于一个微波炉,把板子放进去,高温让锡浆融化,然后在常温凝固,器件就焊接到板子上了)

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值