电路板设计、布局、布线、打板必备知识

电路板设计、布局、布线、打板必备知识

1.电容相关知识:
铝电解电容的容量大,额定电压高,但适应工作温度环境较差,适合低频滤波的场合;

钽电容具有较好的温度特性,具有较小的ESR和ESL,高频滤波特性较好,但其承受冲击电流的能力不行,一般在设计中要降额50%以上使用;

陶瓷电容具有体积小、价格低和稳定性好的优点,广泛用于电源的高频滤波中,其容值较小,当需要大容值的电容时,需要考虑其他电容的类别。

电容的去耦存在去耦半径的问题:容值与封装越小,其去耦半径越小。在PCB布局时,为保证小封装小电容对电源的有效去耦,电容应尽量靠近要去耦的电源引脚放置;容值与封装越大,其去耦半径越大,可以对较大区域的电源进行有效去耦,在大封装大容值的去耦电容布局时,可以同时管控多个电源引脚的去耦。

2.电感相关知识:
电感在电路设计中的特性主要表现为:滤除高频谐波,通直流、阻交流;阻碍电流的变化,保持器件工作电流的稳定。

在进行电感选型时需要核对的电感参数有电感值、直流电阻、额定电流和自谐振频率(Q值最大的频率)

一般电感值越大,对应的直流电阻越大;电感值越大,对应的谐振频率越小;电感值越大,对应的额定电流越小。

3.磁珠相关知识:
磁珠专用于抑制信号线、电源线上的高频噪声和尖峰干扰还具有吸收静电脉冲的能力.

磁珠在转折点频率以下,表现为电感性,反射噪声;在转折点频率以上,磁珠表现为电阻性,磁珠吸收噪声并转换为热能。

电感与磁珠的不同点:

(1)处理噪声的方式不同。电感和电容可以组成LC低通滤波电路,电容在电感和地之间构建一个低阻抗的路径,让高频噪声通过低阻抗路径将噪声导到地平面上。在LC低通滤波电路中,电感在处理噪声时,没有从根本上清除噪声;磁珠处理噪声的方式是在低频时,磁珠表现为感性,反射噪声,在高频时电阻特性为主要特性,磁珠中的电阻吸收高频噪声并转换为热能,能够从根本上消除噪声。

(2)自身是否产生危害的影响。电感与电容组成LC滤波电路时,因为LC都是储能元件,所以两者可能会产生自激,给电路带来影响;而磁珠是耗能元件,自身不会自激,不会给电路带来噪声的影响。

(3)滤波的频率范围不同。电感在不超过50MHz的低频段时,就有较好的滤波特性,频率再高时,滤波效果不好;而磁珠利用其呈现出来的电阻特性吸收高频噪声,滤波的频率范围要远大于磁珠。

(4)器件直流压降的不同。电感与磁珠都有直流电阻,同样级别的滤波器,磁珠的直流电阻要小于电感,磁珠的压降也就小于同级别电感的压降。

4.ESD
在进行PCB设计时,要考虑ESD的防护,在走线时应遵循横平竖直的走线方向,空间允许时走线应尽量加粗;在PCB的边缘不要布置对噪声敏感的信号,如时钟信号、复位信号等;当PCB由多层构成时,敏感走线尽可能要有良好的参考地平面;对于滤波器、光耦合器、弱信号走线,应尽可能加大走线之间的距离;长距离的走线需要进行滤波处理;根据ESD的防护,应适当增加屏蔽罩。

ESD对接口与保护可以遵循如下设计规则:

(1)一般电源防雷保护器件的顺序是压敏电阻、熔丝、抑制二极管、EMI滤波器、电感或共模电感,对于原理图缺失上面任意器件的则顺延布局。

(2)一般接口信号保护器件的顺序是ESD(TVS管)、隔离变压器、共模电感、电容和电阻,对于原理图缺失上面任意器件的则顺延布局。

(3)严格按照原理图的顺序进行“一字形”布局

(4)电平变换芯片要靠近连接器放置。

(5)易受ESD干扰的器件,如NMOS和CMOS器件等,应判断是否已尽量远离易受ESD干扰的区域(如单板的边缘)。

(6)浪涌抑制器件(TVS管、压敏电阻)对应的信号走线在表层应短且粗(一般距离在10mil以上)

(7)不同接口之间的走线要清晰,不要互相交叉,接口线到所连接的保护和滤波器件距离要尽量短,接口线必须经过保护或滤波器件再到信号接收芯片。

(8)接口器件的固定孔要接到保护地上,连接到机壳的定位孔、扳手要直接接到信号地。

(9)变压器、光耦合器等器件输入与输出信号的地要分开。

5.PCB散热处理
一些发热大的器件,一般会有专用的散热焊盘,要适当在散热焊盘上添加过孔,为利于散热,散热用的过孔都要做阻焊开窗处理。

6.PCB板框
无论是布局、布线还是内层平面的敷铜处理,相对板框都要内缩一定距离,内缩的尺寸可以依据设计的要求进行选择,如无特殊说明,敷铜时相对板框内缩0.5mm即可。

四层板设计,若中间两层为电源层和地层,要设置内缩,从而减少电磁辐射。

在实际的PCB设计中,走线主要有两种模型:微带线和带状线。微带线是走在电路板顶层或者底层的信号线,带状线是走在电路板内层的信号线。

蛇形线会破环信号质量,改变传输延时,因此布线时要尽量避免使用。但在实际设计中,为了保证信号有足够的保持时间,或为了减少同组信号之间的时间偏移,往往不得不故意进行绕线。信号在蛇形线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,则耦合程度也越大,可能会导致传输延时减小,以及由于串扰而大大降低信号的质量。

关于处理蛇形线时的几点建议:

(1)尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离。通俗地说就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。

(2)减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。

(3)带状线或埋式微带线的蛇形线引起的信号传输延时小于微带线。理论上,带状线不会因为差模串扰影响传输速率。

(4)高速及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在小范围内蜿蜒走线。

(5)在空间允许的情况下,可以采用任意角度的蛇形走线,能有效减少相互间的耦合。

(6)高速PCB设计中,蛇形线没有所谓滤波或抗干扰的能力,只可能降低信号质量,因此只做时序匹配之用而无其他目的

(7)有时可以考虑螺旋走线的方式进行绕线,仿真表明,其效果要优于正常的蛇形走线。

(8)蛇形走线的转角采用45°转角或圆形转角。
————————————————
版权声明:本文为CSDN博主「扰动欧几里得空间」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/jiawenhao_/article/details/112215377

  • 0
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值