【Verilog】期末复习——设计带进位输入和输出的8位全加器,包括测试模块

本文讨论了VerilogHDL在数字逻辑电路设计中的应用,包括数据类型、运算符、数据流、行为级、结构化建模,以及FPGA、ASIC等硬件描述语言的概念。还涵盖了阻塞和非阻塞赋值、always和initial语句的区别。
摘要由CSDN通过智能技术生成

系列文章

数值(整数,实数,字符串)与数据类型(wire、reg、mem、parameter)
运算符
数据流建模
行为级建模
结构化建模
组合电路的设计和时序电路的设计
有限状态机的定义和分类
期末复习——数字逻辑电路分为哪两类?它们各自的特点是什么?
期末复习——VerilogHDL描述数字逻辑电路的建模方式有哪三种?它们的特点是?
期末复习——解释下列名词(FPGA、ASIC、IP、RTL、EDA、HDL、FSM)
期末复习——简要说明仿真时阻塞赋值和非阻塞赋值的区别。always语句和initial语句的关键区别是什么?能否相互嵌套?



module fulladder(a,b,ci,sum,co);
    input [7:0]a,b;
    input ci;
    output [7:0] sum;
    output co;
    assign {co,sum}=a+b+ci;
endmodule

测试模块示例:

module fuadder_tb;
    reg[7:0] a,b;	//输入信号为reg型
    reg ci;	  
    wire[7:0] sum;
    wire co;		//输出信号为wire型
    fulladder U1(a,b,ci,sum,co);	//实例化
    initial
        begin
            a=8'b0000_0001, a=8'b0000_0001,ci=0;
            #10 a=8'b0000_0010, a=8'b0000_0001;
            #10 a=8'b0000_0011, a=8'b0000_0011;
            #10 a=8'b0000_0110, a=8'b0000_0011;
            #10 a=8'b0000_1010, a=8'b0000_0111;
        end
endmodule

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

不怕娜

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值