自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(5)
  • 资源 (3)
  • 收藏
  • 关注

原创 总结蓝桥杯

的铜皮,需要将晶振与地平面隔离开,这样子地平面上的干扰就不会传到晶振的信号线,晶振信号线也不好将干扰通过地平面传播出去)晶振区域顶层和底层或者多层都不能进行铺铜(最后会整体板子铺铜,空的地方都会铺上。电源部分的线宽要大一点以便足够大的电流通过(放置铺铜区域的方式走线可以让载流很大)D.Top Solder 顶层阻焊层,避免在制造过程中或将来维修时可能不小心的短路。9. PCB设计过程中,希望在顶层露出部分铜皮,应在哪个层进行绘制()。一般情况下,下列哪种封装可设计的引脚数量最多(通信接口的说法中正确的是(

2024-04-12 17:58:43 439

原创 VHDL FIR滤波器的设计

FIR滤波器的设计 VHDL

2023-04-19 11:23:56 858 1

原创 VHDL数字频率计的设计

数字频率计的设计VHDL

2023-04-19 11:14:27 3455 4

原创 EDA实验二 数字秒表的设计

EDA实验二 数字秒表的设计

2023-03-20 22:30:21 3889 3

原创 基于VHDL的计数器电路的设计DTCNT9999

EDA实验一计数器电路设计

2023-03-20 22:05:51 3592

图像边缘检测,CORDIC算法 VHDL

图像边缘检测,CORDIC算法 VHDL

2023-06-11

FIR滤波器 EDA vhdl

FIR滤波器vhdl

2023-05-17

数字频率计EDA VHDL

数字频率计EDA VHDL

2023-05-17

综合计时秒表EDAvhdl

综合计时秒表vhdl

2023-05-17

基于FPGA的简易电阻、电容和电感测量仪的设计与实现

基于FPGA的简易电阻、电容和电感测量仪的设计与实现vhdl

2023-05-17

实验二 数字秒表的设计源程序

实验二 数字秒表的设计源程序

2023-03-20

EDA实验二 数字秒表的设计报告

EDA实验二 数字秒表的设计报告

2023-03-20

DTCNT9999.zip

EDA实验一计数器设计源程序设计

2023-03-20

EDA 实验 DTCNT9999报告

EDA 实验DTCNT9999 计数器电路的设计

2023-03-20

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除