自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(15)
  • 收藏
  • 关注

原创 PCl总线的发展

一、PCl总线的发展过程 PCl总线是计算机的1/0总线,在90年代时替代了ISA总线,成为计算机中 的局部总线一直使用至今。PCI 总线在发展的过程中,不断自我革新,满足时代 的需求。在短短10多年间,PCI总线历经了PCI、PCI-X以及PCI-E的演变历程。 传统 PCI总线具有32位数据宽度,33MHz的时钟频率,能够支持设备的即插即 用,自动识别与配置。与ISA总线相比,不仅在性能上提升了一大截,而具在资 源管理上有质

2022-12-26 01:25:23 635 1

原创 总线接口和仲裁

一、总线接口 1、信息传递方式 计算机系统中,传输信息 基本有三种方式:串行传送并行传送分时传送出于速度和效率上的考虑, 系统总线上传送的信息必 须采用并行传送方式。分 时传送即总线的分时复用。串行传送使用一条传输线,采用脉冲传送。主要优点是只需要一条传输线,这一点对长 距离

2022-12-26 00:54:37 280

原创 总线的概念和结构形态

一、总线的基本概念 数字计算机是由若干系统功能部件构成的,这 些系统功能部件在一起工作才能形成一个完整 的计算机系统。总线定义:计算机的若干功能部件之间不可能 采用全互联形式,因此就需要有公共的信息通 道,即总线。总线是构成计算机系统的互联机构,是多个系统功能 部件之间进行数据传送的公共通路。借助于总线连接, 计算机在各系统功能部件之间实现地址、数据和控制 信息的交换,并在争用资源的基础上进行工作。

2022-12-26 00:19:00 291

原创 中央处理器

一、CPU的功能和组成 1、CPU的功能 指令控制(程序的顺序控制) 操作控制(一条指令有若干操作信号实现) 时间控制(指令各个操作实施时间的定时) 数据加工(算术运算和逻辑运算)

2022-12-07 01:29:22 343

原创 ◆指令系统

一、指令系统的发展 1、指令系统基本概念①、指令:就是要计算机执行某种操作的命令。从计算机组成的层次结构来说,计算机的指令有微指令、机器指令和宏指令之分。 微指令是微程序级的命令,它属于硬件;②、宏指令:由若干条机器指令组成的软件指令,它属于软件; 机器指令:介于微指令与宏指令之间,通常简称为指令,每一 条指令可完成一个独立的算术运算或逻辑运算操作。③、一台计算机中所有机器指令的集合,称为这台计算机的指令系统。

2022-11-27 01:13:15 522

原创 磁盘阵列RAID

1、什么是磁盘阵列RAID RAID称廉价冗余磁盘阵列,它是用多台磁盘存储器组成的大容量 外存系统。其构造基础是利用数据分块技术和并行处理技术,在 多个磁盘上交错存放数据,使之可以并行存取。在RAID控制器的 组织管理下,可实现数据的并行存储、交叉存储、单独存储。由于阵列中的一部分磁盘存有冗余信息,一旦系统中某一磁盘失效,可以利用冗余信息重建用户信息。RAID是1988年由美国加州大学伯克利分校一个研究小组提出的, 它的设计理

2022-11-16 21:37:44 613

原创 虚拟存储器

一、虚拟存储器的基本概念 1、实地址与虚地址 用户编制程序时使用的地址称为虚地址或逻辑地址,其对应的存储空间称为虚存空间或逻辑地址空间;而计算机物理内存的访问地址则称为实地址或物理地址,其对应的存储空间称为物理存储空间或主存空间。程序进行虚地址到实地址转换的过程称为程序的再定位。 2、虚存的访问过程

2022-11-09 20:28:03 967

原创 cache存储器

一、cache基本原理1、cache的功能 cache是一种高速缓冲器,是为了解决CPU和主存之间速度不匹配而采用的一项重要技术。其原理基于程序运行中具有的空间局部性和时间局部性特征。 解决CPU和主存之间的速度不匹配问题 ①一般采用高速的SRAM构成。②CPU和主存之间的速度差

2022-11-01 23:25:21 254

原创 并行存储器

CPU和主存存储之间的速度上是不匹配的,这种情况成为限制高速计算机设计的主要问题,为了提高CPU和主存之间的数据交换速率,可以在不同层次采用不同的技术加速存储器访问速度: 芯片技术:提高单个芯片的访问速度,可以选用更高速的半导体器件或改善存储芯片内部结构和对外接口方式,列如突发传输技术、同步DRAM技术和CDRAM技术等。

2022-10-30 16:39:06 452

原创 动态随机存取存储器部分内容

1、DRAM存储元的工作原理上图只是DRAM一个基本单位的结构示意图:电容器的状态决定了这个DRAM单位的逻辑状态是1还是0,但是电容的被利用的这个特性也是它的缺点。一个电容器可以存储一定量的电子或者是电荷。一个充电的电容器在数字电子中被认为是逻辑上的1,而“空”的电容器则是0。电容器不能持久的保持储存的电荷,所以内存需要不断定时刷新,才能保持暂存的数据。电容器可以由电流来充电——当然这个电流是有一定限制的,否则会把电容击穿。同时电容的充放电需要一定的时间,虽然对于内存基本单位中的电容这个时间很短

2022-10-23 14:22:49 244

原创 存储器容器的扩充

当单个储存器芯片的容器不满足系统要求,是需要把多片储存器芯片组合起来,组成更大容量的储存器所需芯片数为:d=设计要求的储存器容量/已知的芯片存储容量。1、位扩展 若给定的芯片的数字符合要求,但位数较短,不满足设计要求的储存器字长则需要进行为扩展,让多片给定芯片并行工作,三组信号中,地址线和控制线共用,而数据线单独分开连接。

2022-10-16 18:17:15 150

原创 存储系统概述

㈠、存储系统的层次结构 1、程序的局部性原理 在某一段时间内,频繁访问某一局部的存储器地址空间,而对此范围以外的地址空间则很少,访问的现象称,为程序的局部性原理。 程序的局部性可以从两个角度分析。 ⑴时间局部性:最近被访问的信息很可能还要被访问。

2022-10-06 23:48:48 114

原创 定点乘法运算

1、在定点计算机中,两个原码表示的数相乘的运算规则是: ①乘积的符号位由两数的符号按异或运算得到。 ②乘积的数值部分则是两个正数相乘之积。为了减少运算的过程,对其进行如下化简,在原来的乘法中,乘数的各个数位不变,然后由乘数的位数逐次往前推进,然

2022-09-25 23:03:57 529

原创 奇偶检验的原理实现逻辑图,海明码

奇偶校验 :是一种校验代码传输正确性的方法。根据被传输的一组二进制代码的数位中“1”的个数是奇数或偶数来进行校验。采用奇数的称为奇校验,反之,称为偶校验。采用何种校验是事先规定好的。通常专门设置一个奇偶校验位,用它使这组代码中“1”的个数为奇数或偶数。若用奇校验,则当接收端收到这组代码时,校验“1”的个数是否为奇数,从而确定传输代码的正确性。 奇偶校验位是一个表示给定位数的二进制数中1的个数是奇数或者偶数的二进制数,奇偶校验位是最简单的错误检测码。如果传输过程中包括校验位在内的奇数个数据位发生改变,那么

2022-09-18 22:44:56 447

原创 8421码、5421码、2421码、余三码

BCD码(Binary-Coded Decimal),用4位二进制数来表示1位十进制数中的0~9这10个数码,是一种二进制的数字编码形式,用二进制编码的十进制代码 ,BCD码可分为有权码和无权码两类。常见的有权BCD码有8421码、2421码、5421码,无权BCD码有余3码。8421码指的是四位二进制数,从0000~1001,分别代表十进制0~9,其每位的权分别为2的三次方、2的二次方、2的一次方、2的0次方。(1)、8421码转换成十进制

2022-09-11 21:54:01 5341

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除