组合逻辑电路的分析与设计

本文介绍了组合逻辑电路的设计过程,包括真值表的构建、逻辑表达式的求解、用与非门设计四路表决器,以及扩展到LED显示和全加器应用。实验步骤详细,涉及电路验证和逻辑化简。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

实验目的

掌握组合逻辑电路的分析与设计。掌握真值表、逻辑函数表达式、卡诺图化简基本概念和方法

实验原理

使用中、 小规模集成电路来设计组合电路是最常见的逻辑电路。 设计组合电路的一般步骤如图 3-1 所示。
在这里插入图片描述
根据设计任务的要求建立输入、 输出变量, 并列出真值表。 然后用逻辑代数或卡诺图化简法求出简化的逻辑表达式。 并按实际选用逻辑门的类型修改逻辑表达式。 根据简化后的逻辑表达式, 画出逻辑图, 用标准器件构成逻辑电路。 最后, 用实验来验证设计的正确性。

实验内容

  1. 组合逻辑电路–四路表决器
    用“ 与非” 门设计一个表决电路: 当四个输入端A、B、C、D中有三个或四个为“ 1” 时, 输出端才为“ 1”。
    设计步骤: 根据题意列出真值表如表3-1 所示, 再填入卡诺图表3-2 中。
    3-1:
    在这里插入图片描述
    在这里插入图片描述
    由卡诺图得出逻辑表达式, 并演化成“ 与非” 的形式:
    在这里插入图片描述
    根据逻辑表达式画出仅用与非门构成的逻辑电路如下图所示。
    在这里插入图片描述
    现在Logsim中仿真验证电路的逻辑性。线路图如下
    在这里插入图片描述
    然后再在实验板上用硬件实现并验证:在实验装置适当位置选定三个14P 插座, 按照集成块定位标记插好集成块 74LS20。按上图接线,输入端 A、 B、 C、 D 接至逻辑开关输出插口, 输出端 Z 接逻辑电平显示输入插口,按真值表(自拟)要求,逐次改变输入变量, 测量相应的输出值,验证逻辑功能, 与表3-1 进行比较, 验证所设计的逻辑电路是否符合要求。实验图如下
    在这里插入图片描述
  2. LED显示电路
    7段数码显示管(LED)是由7个单独LED二极管组合而成(忽略小数点),经常用来显示0-9 这些数字。 它可以用 4个输入项A-B-C-D和7个输出项a~g的逻辑关系真值表来表达。CD4511芯片能够完成这种对应关系的转换。请在之前四路表决器电路实现的基础上,继续用连接线 联接CD4511,将投票为1的票数总和显示到一个 LED上,思考如何做?
    在这里插入图片描述
    2.1CD4511的内部构造如下图所示:
    在这里插入图片描述
    2.2将CD4511的内部电路进行封装后与7段数码显示管相连就会显示0到9的数字如图:
    在这里插入图片描述
    2.3做一个二进制一位全加器老统计4输入中输入“1”的数量,然后根据0到4这些数的三位二进制数000到100把0~4借助CD4511和LED显示出来(其中最高位D固定设为0,CBA则对应这个二进制数)。并封装电路
    在这里插入图片描述
    2.4结合上述两步:
    在这里插入图片描述
    3、组合逻辑电路化简
    根据如1-2电路图所示,写出Y和Z的逻辑表达式,并进行化简。重新验证化简答案在理论上是否正确,并重新设计一个新的简化电路。
    在这里插入图片描述
    Y的简化逻辑:
    在这里插入图片描述

Z的简化逻辑:
在这里插入图片描述
简化电路:
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值