集成二进制异步计数器
二-八-十六进制计数器 74LS197
管脚图 & 逻辑图
内部含有一个二进制计数器和一个八进制计数器
- C P 0 CP_0 CP0 :二进制计数器的计数脉冲输入端
- Q 0 Q_0 Q0 :二进制计数器输出端
- C P 1 CP_1 CP1 :八进制计数器计数脉冲输入端
- Q 1 Q_1 Q1~ Q 3 Q_3 Q3 :八进制计数器输出端
- D 0 D_0 D0~ D 3 D_3 D3 :并行数据输入端
- C R ‾ \overline{CR} CR :异步清零端,低电平有效
- C T / L D ‾ CT/\overline{LD} CT/LD :计数和置数控制端
74LS197 功能表
-
C R ‾ = 0 \overline{CR}=0 CR=0 时,计数器被 异步清零, C R CR CR 的优先级是最高的
-
C R ‾ = 1 、 C T / L D ‾ = 0 \overline{CR}=1、CT/\overline{LD}=0 CR=1、CT/LD=0 时,并行输入的数据 d 3 d_3 d3~ d 0 d_0 d0 被异步置入计数器,使 Q 3 n Q 2 n Q 1 n Q 0 n = d 3 d 2 d 1 d 0 Q^n_3Q^n_2Q^n_1Q^n_0=d_3d_2d_1d_0 Q3nQ2nQ1nQ0n=d3d2d1d0
-
C R ‾ = 1 、 C T / L D ‾ = 1 \overline{CR}=1、CT/\overline{LD}=1 CR=1、CT/LD=1 时
-
在 C P CP CP 下降沿作用下,进行 4 位二进制即十六进制异步加法计数( C P 0 = C P , C P 1 = Q 0 CP_0=CP,CP_1=Q_0 CP0=CP,CP1=Q0)十六进制计数器
-
C P 1 = C P CP_1=CP CP1=CP ,八进制计数器
-
C P 0 = C P , C P 1 = 0 / 1 CP_0=CP,CP_1=0/1 CP0=CP,CP1=0/1 ,1 位二进制计数器
-