- 博客(5)
- 资源 (4)
- 收藏
- 关注
原创 串口 UART的Loopback测试原理
UART的Loopback测试原理之前在X86的项目中,有现成的测试套件burnintest来完成UART的loopback测试。其中的原理可能并不是很命令。只是简单的认为只会是TX-RX数据对传,并判断发送接收的数据的一致性。其实,真正测试的时候,并不是如此千篇一律。 目前在MIPS架构上测试UART,需要编译测试程序出来。大概的研究了下原理。下面是UART loopback测试的环
2013-04-28 17:47:00 16225
转载 linux下 用cpuid指令读取CPU信息
本文系转载:http://blog.csdn.net/timmy_zhou/article/details/5985309#includestdio.h>int main(){ unsigned int eflags1, eflags2= 0; unsigned int eax= 0; unsigned int ebx,ec
2013-04-21 23:12:01 8585
原创 SFP光模块的多模和单模区别
目前在项目中遇到几个SFP的问题,有实际上或者可能与光模块类型相关的问题,所以特意找了些多模和单模的资料。典型的问题是,在一个光模块的switch上,如果用多模的SFP,则不能正常的传输;后来换成单模的SFP,问题瞬间解决。这就涉及到单模和多模的兼容性问题了。最开始的时候谁都没有想到问题出在哪里,是什么原因。由于我们这边多模的SFP模块(表明850nm)比较多,所以用的比较频繁。可是问题出现了
2013-04-19 14:42:24 19900 1
原创 处理器中的流水线技术
处理器中的流水线技术在现代处理器中,流水线是一个最基本的概念。在了解cpu的时候,很多时候会提及拥有多少级流水线。虽然这个概念并不是在计算机技术中诞生的,但是这个技术却在处理器世界中大放异彩。流水线(Pipeline)技术是指程序在执行时候多条指令重叠进行操作的一种准并行处理实现技术。通俗的讲将一个时序过程,分解成若干个子过程,每个过程都能有效的与其他子过程同时执行。这种思想最初是在RIS
2013-04-07 22:32:41 9388
原创 SERDES和SGMII
SERDES和SGMII 最近在弄octeon的fiber。从qlm接口引出的总线直接接到SFP模块上,如何使之通讯呢?原来以为是SGMII可以,但实际情况没有成功。后来在datasheet中看到1000base-x的mode,才恍然大悟。其实SERDES 和SGMII完全是两个不冲突的概念。 SERDES的概念:SERDES是英文SERializer(串行器)/DESeria
2013-04-02 17:02:12 32735 4
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人