Cadence
cadence软件相关知识
Deilay
这个作者很懒,什么都没留下…
展开
-
Cadence添加logo和添加汉字的方法
博主的记录,便于日后忘记可以回顾,QAQ。需要的软件:①. Altium Designer Summer(AD) ②. Allegro首先准备要导入的Logo或文字,做成图片格式。然后,打开AD软件,从菜单中选择 运行脚本 ,点击浏览,选取(脚本文件、提取码:1234、※仅供学习使用)该脚本文件,选中,运行。然后,在Windows操作界面选中之前的图片,右键单击编辑,在编辑图片里,将图片存为单色图。然后再选择要导入的层面,单击convent,就导入到了AD中。导入原创 2021-11-09 20:04:16 · 4158 阅读 · 0 评论 -
Cadence Allegro快速对齐器件
引用作者廖光铖的文章原创 2021-11-07 23:53:34 · 255 阅读 · 0 评论 -
Cadence —— 一种很便捷的Allegro元件封装制作方法
博主的记录,便于日后忘记可以回顾,QAQ。对于初学者来讲用allegro绘制封装是一件繁琐的事情,楼楼现在整理了一种方法,只需要搬运一下就成了自己的封装,如题:这种方法相当于只需要 Ctrl+C +Ctrl+V 几次就可以得到自己想要的封装了。需要的电脑工作环境:①Altium designer (版本稍要微高一点,10以上)②Candence (楼楼用的17.2的,17.4好像也蛮好用的)下面进入主题:首先在浏览器搜索立创商城,搜索对应的元器件或者封装的名字,找到该元器件,点击数据原创 2021-06-05 13:42:44 · 4054 阅读 · 1 评论 -
Cadence ——(生成Gerber钻孔精度报错/按形状挖覆铜/隐藏飞线)
钻孔精度生成gerber时报错Mannfacture→NC →NC parameters将 Format 的2-5 改为5-5 则可。按形状挖覆铜shape→Manual →Manual Void/cavity选择要挖的形状就好了。布线前线太多可适当隐藏飞线”Edit->Net Properties…”,然后会弹出”Allegro Constraint Manager”对话框(即我们常说的约束规则管理器对话框),并会自动切换至“Properties”选项卡,我们在节点“Net->G原创 2021-06-03 17:35:44 · 668 阅读 · 0 评论 -
Allegro元件封装的焊盘替换
当我们已经画好PCB已经打样后,发现个别焊盘或小或大,需要修改一下,为了方便修改,可以找到该元器件封装的 *.dra文件,打开,进入到(package)Alllegro中,点击Tools→Padstack→Replace点击需要替换的焊盘,然后辉弹出如下图所示窗口:接下来选择新的焊盘,然后选好后relpace一下就大功告成了,最后保存一下文件。...原创 2021-06-03 17:10:24 · 3371 阅读 · 0 评论 -
Cadence —— OrCAD元器件自带封装库查找元器件
在cadence 安装目录下文件夹\Cadence\SPB_16.6\tools\capture\library 中有如下常用库,只是部分常用的库,还有很多不常用的也都在目录下面,1、AMPLIFIER.OLB共182个零件,存放模拟放大器IC,如CA3280,TL027C,EL4093等。2、ARITHMETIC.OLB共182个零件,存放逻辑运算IC,如TC4032B,74LS85等。3、ATOD.OLB共618个零件,存放A/D转换IC,如ADC0804,TC7109等。 BUS4、DRIVE原创 2021-06-03 14:49:39 · 5958 阅读 · 1 评论 -
Allgero导出pdf 怎么把bottom的镜像过来?
当我们板子画好后,需要导出位号等丝印,做出pdf格式,可供他人从PDF中查找对应的元器件标识号,方法如下:File→Export→PDF在点击Film Creation选上底层丝印,然后勾选Mirror,然后点击ok就可以了又回到刚才的界面后,选择顶层和底层丝印,直接export就大功告成了!...原创 2021-06-03 14:12:42 · 1353 阅读 · 0 评论 -
Allegro 已有异型封装做镜像封装办法
日常小技巧分享博主为了偷懒也是拼了问题叙述:candence中当我们制作好一个封装或者是用他人的封装时,发现封装弄错了需要镜像一下,在allegro PCB Editor中会发现没有办法对当前封装不改变当前层进行镜像,一使用镜像就从TOP层便成了BOTTOM层,楼楼整理如下方法解决:打开已有的 *.dra 封装的文件,点击File→Export→Libraries,选择好输出路径,shape和pads的选项要打勾(默认已选),然后进行输出。将输出文件的*.dra文件打开,选择要镜像的shap原创 2021-06-02 14:15:44 · 2355 阅读 · 0 评论 -
Allegro做元件封装“Symbol is missing a refdes“解决办法
在生成.psm文件时,提示:ERROR: ERROR(SPMHCS-1): Symbol is missing a refdes. Symbol is missing a refdes.CREATE SYMBOL ABORTED.Create Symbol Aborted, error = Symbol is missing a refdes.是因为缺少元器件标识符解决方法:选择:LAYOUT–>Label–>RefDes(package Allgero打开)然后在右边Option原创 2021-05-31 09:50:06 · 10531 阅读 · 0 评论 -
Cadence常用设置
博主学习时的记录,便于日后忘记可以回顾修改capture CIS背景颜色为护眼模式options→preferences→红色设置为204,绿色设置为232,蓝色设置为207.元件旋转 R 纸张参数设置Design Template→Title block新建原件: new part properties管脚放置: place pin (右侧菜单栏)外框放置: place r...原创 2020-02-05 15:47:07 · 4060 阅读 · 0 评论 -
Cadence使用流程进阶
画板思路与结构工程师确认好板子的形状及孔位,以及特殊元器件的位置,因为一些产品结构已经有了,不可能为你而改变,你得按现有的东西来设计。首先先把OrCad Capture CIS中导出的网表导入到Allegro PCB中把规则设计好,若是自己之前设计过规则导入进来就好了,没有设置过就自己就设置一下,个人最小用6mile先把板框outline,Z-copy——Route keepin,pack...原创 2020-02-04 09:21:24 · 946 阅读 · 0 评论 -
光绘文件输出GERBER文件
博主学习时的记录,便于日后忘记可以回顾原创 2020-02-04 09:28:08 · 534 阅读 · 0 评论