1.首先打开已经编译通过的原理图,选中工程文件,后缀为.dsn文件
2.执行Tools>>Create Netlist指令或者直接点击工具栏中Create netlist图标,如图所示
3.弹出窗口后,请点击到PCB Editor,点击选择保存网表的路径,选好路径后点击OK,然后点击确定后会提示是否导出网表,点击确定即可,如果导出出错,请确认原理图编译通过,所有器件都已经选好封装等等
4.打开Allegro,新建一个PCB,并指定好PCB文件的保存路径,之后点击OK
5.点击File>Import>Logic,弹出以下窗口,勾选以下选项。
6.选择网表的路径,点击OK。
7.网表的路径选好后,点击Import Cadence导入网表,到此网表导入完成。
OrCAD导出网表到Allegro PCB中
最新推荐文章于 2024-05-17 10:48:58 发布