数电四:触发器

概 述
数字电路:分组合逻辑电路和时序逻辑电路两大类。
组合逻辑电路的基本单元是门电路。
时序逻辑电路的基本单元是触发器。

一、触发器与门电路的区别
门电路某一时刻的输出信号完全取决于该时刻的输入信号,无记忆功能。
触发器具有记忆功能,能够在无信号的情况下,保持上一次的信号。

二、触发器的现态和次态
现态Qn——触发器接收输入信号之前的状态
次态Qn+1——触发器接收输入信号之后的状态

三、触发器的分类
从电路结构不同分:
1、基本触发器
2、同步触发器
3、边沿触发器
从逻辑功能不同分:
1、RS触发器
2、JK触发器
3、D触发器
4、T触发器
5、T’触发器

在这里插入图片描述

1、基本RS触发器

RS触发器特点:

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

特性方程:
在这里插入图片描述

芯片型号:CC4044
在这里插入图片描述

基本电路测试
在这里插入图片描述

2、时钟控制R-S触发器

特点:1、具有时钟输入引脚CP
2、输出信号不仅和输入信号有关还和时钟信号相关

在这里插入图片描述
在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

特性方程:
在这里插入图片描述

一、边沿触发器逻辑功能分类
1、JK触发器
凡具有保持、置1、置0、翻转功能的电路都称为JK型时钟触发器,简称JK触发器。
在这里插入图片描述

在这里插入图片描述

特性方程
在这里插入图片描述
芯片型号:74LS112D
CP下降沿(或上升沿)有效
74LS112DJK触发器测试电路

在这里插入图片描述

在这里插入图片描述

2、T型触发器
凡具有保持、翻转功能的电路,即当T=0是保持状态不变,T=1时翻转的电路,都称为T触发器。
⑴ 特性表
在这里插入图片描述

⑵ 特性方程
在这里插入图片描述
CP下降沿(或上升沿)有效

⑶ 逻辑符号
在这里插入图片描述

JK触发器→T触发器

T触发器特性方程:
在这里插入图片描述

与JK触发器的特性方程比较,得:
在这里插入图片描述

在这里插入图片描述

JK触发器变T触发器测试电路
在这里插入图片描述

3、D型触发器
凡具有置1、置0功能的电路都称为D型时钟触发器,简称D型触发器或D触发器。

特性表
在这里插入图片描述

特性方程
在这里插入图片描述

CP下降沿(或上升沿)时刻有效

芯片型号:74LS74D
在这里插入图片描述

JK触发器→D触发器

D触发器的特性方程

在这里插入图片描述

JK触发器的特性方程

在这里插入图片描述

在这里插入图片描述

D触发器→T 触发器

逻辑功能:
每来一次时钟脉冲,信号就翻转一次
在这里插入图片描述

在这里插入图片描述

D触发器到T’触发器

在这里插入图片描述

  • 29
    点赞
  • 122
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值