自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(9)
  • 资源 (1)
  • 收藏
  • 关注

翻译 示波器&探头

示波器&探头目录示波器简介示波器分类示波器指标四种常用探头示波器简介示波器是一种用途十分广泛的电子测量仪器。它能把肉眼看不见的电信号变换成看得见的图像,便于人们研究各种电现象的变化过程。随着科技及市场需求的快速发展,工程师们需要最好的工具,迅速准确地解决面临的测量挑战。作为工程师的眼睛,数字示波器在迎接当前棘手的测量挑战中至关重要。示波器分类数字存储示波器DSO,Digital Storage Oscilloscope:将信号数字化后再建波形,具有记忆、存储被观测

2021-03-21 22:13:58 641

原创 关于亚稳态的总结

1. 什么是亚稳态?亚稳态是违背了触发器的建立和保持时间而产生的。设计中任何触发器都有特定的建立和保持时间,在时钟上升沿前后的这段时间窗口内,数据输入信号必须保持稳定。如果信号在这段时间发生了变化,那么输出将是未知的或者称为“亚稳的”。这种有害的传播就叫做亚稳态。当触发器处在亚稳态时,输出会在高低电平之间波动,这会导致延迟输出转换过程,并超出所规定的时钟到输出的延迟值(tco)。亚稳态输出...

2018-09-19 11:04:41 2629

原创 FPGA有符号减法器

module signed_subtracter(input CLK,RST, input [12:0] A,B, //input A{1'b,12'b}=A{sign,value} //input B{1'b,12'b}=B{sign,value} ...

2018-08-15 13:36:53 2589

原创 FPGA有符号加法器

module signed_add(input CLK,RST, input [12:0] A,B,//input parameter A={1'b,12'b}={sign,value} //B={1'b,12'b}={sign,value} out...

2018-08-15 13:21:38 2706

原创 FPGA之VGA彩条测试代码

FPGA之VGA测试代码功能:显示彩条  (分辨率800*600)module VGA(input CLOCK,RST,     //没有DA转换,也没有专用的VGA转换芯片    output HSYNC,VSYNC,Red,Green,Blue//Red,Green,Blue所以最多显示9种颜色 ); //-------------parameter--------------...

2018-05-21 10:40:11 2368

原创 FPGA实验之串口收发整合

FPGA实验之串口收发整合功能:接收一个8位二进制数,并把它传给上位机。数据包括1个起始位,8个二进制位,1个奇校验位,1个停止位,共11位。(1)    建立工程(2)    编写程序顶层模块如下:module UART_TOP(input CLK,RST,RXD,                                           output TXD);           ...

2018-05-17 10:23:57 5363 1

原创 FPGA实验之串口接收

FPGA实验之串口接收串口数据的接收采样在每个数据位的中间,这样能够采集到比较准确的数据。(1)    建立工程(2)    编写程序module UART_receive(input CLK,RST,RXD,                                            output Receive_done,Odd_data,                      ...

2018-05-10 19:38:20 2501 1

原创 FPGA实验之串口发送

FPGA实验之串口发送标准的串口数据格式包括:l  起始位:是一个值位’0’的逻辑值l  数据位:8位二进制数l  校验位:1位,可以奇校验也可以是偶校验(也可以不加)。l  停止位:一串数值发送结束的标志波特率:单片机或计算机在串口通信时的速率。比如:9600bps表示每秒传输9600个二进制位。数据传输顺序为:起始位(1位)+数据位(8位)+校验位(1位)+停止位(1位)(1)   建立工程(...

2018-05-10 19:27:56 2030

原创 FPGA简单的四位流水灯

FPGA实验之流水灯(Verilog)本实验实现FPGA控制四位流水灯。第一个250ms第0位LED灯亮,第二个250ms第1位LED灯亮,第三个250ms第二位LED灯亮,第四个250ms第三个LED灯亮,总的1S循环一次。网上看到的计算LED限流电阻的工具,感觉挺好用,分享一波也便于以后自用http://www.21ic.com/calculator/LEDfaguang.htm(侵删)(1)...

2018-05-09 21:29:56 7437 1

单片机AT89C51

单片机AT89C51的详细介绍及各个特性

2015-03-27

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除