【王道计算机组成原理】2.4.1 算术逻辑单元ALU和加法器

算术逻辑单元ALU和加法器(串行加法器、并行加法器、全加器)


1.思维导图

请添加图片描述


2.ALU—算术逻辑单元

2.1 ALU需要提供的功能

请添加图片描述


2.2 ALU结构

请添加图片描述


2.3 ALU芯片的组织

请添加图片描述


2.4 基本的逻辑符号—与或非

请添加图片描述


2.5 复合逻辑

请添加图片描述

请添加图片描述


3.加法器

3.1 基本的一位全加器

请添加图片描述


3.2 串行加法器

请添加图片描述


3.3 并行加法器

请添加图片描述

请添加图片描述

请添加图片描述

请添加图片描述

  • 2
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
单总线结构 MIPS 处理器的电路原理如下: 1. 数据通路:数据通路是由寄存器、ALU、数据存储器、输入输出接口等组成的数据传输通路。在单总线结构中,数据通路只有一个总线,所有的数据都通过这个总线进行传输。 2. 硬布线控制器:硬布线控制器是处理器的控制单元,负责控制指令的执行。它包括了指令译码器、状态机、输出函数等电路。 3. 指令译码器:指令译码器将指令从二进制形式翻译成控制信号,然后将这些控制信号传递给硬布线控制器组合逻辑单元ALU等电路。 4. 状态机:状态机是硬布线控制器的核心部件,它根据指令译码器传来的控制信号,控制处理器的内部状态和数据通路的操作。 5. 输出函数:输出函数根据指令译码器传来的控制信号,向外部设备输出数据。 6. 硬布线控制器组合逻辑单元:硬布线控制器组合逻辑单元根据控制信号和状态机的状态,确定下一步的操作。 7. 算术逻辑单元ALUALU是处理器的核心部件,它执行处理器的算术逻辑运算。 在单总线结构 MIPS 处理器中,所有的指令和数据都通过同一个总线进行传输,因此需要通过硬布线控制器的控制来协调各个部件的工作,确保指令的正确执行。同时,由于单总线结构的处理器只有一个总线,因此存在着总线竞争的问题,需要通过硬布线控制器的状态机来解决。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

「已注销」

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值