目录
关于上下变频的仿真:
数字插值滤波与数字正交上变频的仿真与实验----基于高速DAC芯片
数字正交下变频与数字滤波抽取的仿真与实验----基于高速ADC芯片
3.1数字上变频Digital Up Converters 框图 3.2数字下变频Digital Down Converters 框图 参考文献:
1.DUC与DDC的应用场景来源[2]
在现代数字移动通信系统中,发射和接收路径(包括下面描述中的反馈接收路径)可根据信号特性分为三个主要电路级:射频级、模拟中频级和数字中频级。
从数据转换器到混频器的处理模块包括转换器(ADC或DAC)、模拟滤波器和中频放大器,我们可以把该级称为模拟中频级。转换器之后(事实上是在转换器的量化器部分之后),信号变为数字信号;它与随后的FPGA或ASIC一起,我们称之为数字中频级。对于此级中的各数字信号处理模块,在Tx路径中通常称之为DUC(数字上变频器),在Rx路径中通常称之为DDC (数字下变频器)。
典型DDC模块包括载波选择、下变频器、滤波器和抽取器。这些功能模块按顺序工作,或者可分别予以旁路,最终根据后续FPGA或ASIC(其采样速率较低)的要求,产生一个位于DC的复信号或一个实信号。
典型DUC模块包括插值、滤波器、上变频器和载波合并器。根据系统架构设计,DUC产生一个位于DC的复信号或中频信号,或者直接产生射频信号。DUC的处理几乎与DDC的处理相反。
2.DUC与DDC的各部分简介
DDC
Rx链路需要较高采样速率以避免信号混叠,简化模拟滤波器设计,提供更宽的信号频带。但另一方面,为了节省功耗、成本以及FPGA/ASIC中的高速逻辑,最好降低接口上的数据速率。转换器的集成DDC将解决上述要求。
NCO和混频器
为了从干扰(阻塞信号和其他载波)中选择所需的载波,N