本篇内容的姊妹篇为:[1]数字插值滤波与数字正交上变频的仿真与实验----基于高速DAC芯片
关于正交变频的框图可以参考:[2]通信应用中数字上变频DUC与数字下变频DDC详细原理(带图)
本文的高速ADC芯片为ADI的AD9680-1000.
ADC芯片对信号进行下变频 仿真与实验
1、 DAC不进行插值仿真
我们进行DA的波形是15.625MHZ的正弦波,采样率为250MHZ,即每周期16个采样点,这样DAC芯片的数模转换速率也为250M就能重建原信号。因为为复数信号,所以I路为sin样本,Q路为cos样本。采用的载波为93.75MHZ。所以上变频的频率主成分为二者相减。
不进行插值而直接上变频,DAC芯片的处理流程:
250M I和Q路正弦波样本---->正交上变频---->数模转换输出 模拟I和Q 250M
阶梯波形应为图1(具体请看其本文第一行的[1])。
将输出直接接到ADC芯片输入端,在ADC芯片处理流程:
500M采样I和Q路数据---->NCO正交下变频---->低通滤波---->2抽