数字正交下变频与数字滤波抽取的仿真与实验----基于高速ADC芯片

本篇内容的姊妹篇为:[1]数字插值滤波与数字正交上变频的仿真与实验----基于高速DAC芯片
关于正交变频的框图可以参考:[2]通信应用中数字上变频DUC与数字下变频DDC详细原理(带图)

本文的高速ADC芯片为ADI的AD9680-1000.

ADC芯片对信号进行下变频 仿真与实验

1、 DAC不进行插值仿真

我们进行DA的波形是15.625MHZ的正弦波,采样率为250MHZ,即每周期16个采样点,这样DAC芯片的数模转换速率也为250M就能重建原信号。因为为复数信号,所以I路为sin样本,Q路为cos样本。采用的载波为93.75MHZ。所以上变频的频率主成分为二者相减。
不进行插值而直接上变频,DAC芯片的处理流程:
250M I和Q路正弦波样本---->正交上变频---->数模转换输出 模拟I和Q  250M
阶梯波形应为图1(具体请看其本文第一行的[1])。

图1不插值上变频的DA仿真波形

将输出直接接到ADC芯片输入端,在ADC芯片处理流程:
500M采样I和Q路数据---->NCO正交下变频---->低通滤波---->2抽

  • 5
    点赞
  • 60
    收藏
    觉得还不错? 一键收藏
  • 2
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值