01 译码器生成相差180°时钟对

文章介绍了如何通过译码器,如74HC138,生成相差180°的差分时钟信号,强调了译码器在确保相位延迟一致性的优势。内容包括理论分析、数据手册解析以及Multisim仿真实验,指出输入电平和频率对结果的影响,并提醒读者关注器件的规格参数。
摘要由CSDN通过智能技术生成

一、理论分析

        如题,通过译码器生成相差180°的时钟对,实现差分时钟。当然如果仅仅实现一个差分时钟,通过反相器,将输入直接反向就好了,但是无法保证较为准确的180°,因为具有相位延迟,但是通过译码器生成一对差分时钟,器件对于两路信号的延迟是相同的,可忽略。

        对于译码器而言,例如2-4译码器,3-8译码器,我们知道,某一时间,在输入不变时,只有一路输出高、其他路都输出低(或一路输出低、其他路输出高)。

输入全为1时输出Q0=1,输出Q7=0
输入全为0时输出Q0=0,输出Q7=1

        1、 如上表述,同一输入情况下,Q0、Q7一定是相反的。

        2、输入以周期形式变化时,输出也是以周期形式变化。

        故:当同一输入固定频率信号,Q0、Q7输出为同频、相反(周期相差180°)信号

二、数据手册

        以74HC138为例,如图左为原理图,右为内部框图,初期可以不掌握右边。对于见过较多电路时,可以直接看出,1-3为输入,4-6为选择控制,7-15为输出。 

        我们看数据手册对于引脚的介绍,可以看出和我们的分析基本一致,对于4、5可以看到标注了非,即E1、E2上有一条横线,则一般输入低电平有效,6-E3无非,一般高电平有效,对应下图的active LOW/HIGH。

        输出Y0-Y7也是非,表示,有效时输出low,无效时输出high。

        如下图所示,E1-E3对应LLH有效。当A0-A2全为L时,输出Y0为L,Y7为H,其他为H;当A0-A2全为H时,输出Y0为H,Y7为L,其他为H;如此,Y0和Y7即为差分,相差180°。

三、仿真

注意:电平、频率

        1、如图仿真为multisim,芯片为默认6V供电,可以看到当输入信号只有3VP时,输出仅为直线。 

        2、而输入为4VP时,输出一对差分时钟信号,由此可看出理论分析无误。实际使用时,一定要注意输入信号是否达到74HC的高电平触发标准。(需要达到供电的80%左右,不同芯片不一样)。输出也是,想要越大电压的输出,理论的供电和输入都要增大,但是还是要考虑到输出电流,否则带不起来负载,输出的幅度会和供电相差较大。

        3、输入为4VP时,频率由10KHz转为13MHz时,输出和第一个结果一致,无信号,触碰到器件的边缘,实际器件受设计厂家、生产厂家、自身体质,不尽相同。 

        可以通过datasheet去寻找关键信息,例如温度、供电纹波、不同状态的测试,还是很有意义去看一下的。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

陌夏微秋

希望各位多多支持

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值