SAR ADC设计18:高速高精度比较器

高速高精度比较器:高速

75e313209b324981a6849972010f3d68.png

高速来自于运放和LATCH不同的时域响应相结合,合理分工,运放负责放大小信号到Vx,LATCH放大大信号这样可以减小t1和t2之间的时间,达到高速。

高精度来自于高增益。

高速高精度比较器:高精度

LATCH 的 Offset 和 Noise 都很大,需要一个高增益的前置运放将其衰减等效到输入端。同时LATCH需要输入一个大信号,也需要一个高增益的放大器(过小的信号使latch花费较长的时间处理,可能还会出现亚稳态)

单级放大器增益大带宽就小,所以需要多级级联,保证高增益的同时还有高带宽,代价是功耗。 

7541f9831a2b41939750106f1a337bcc.png

高增益的隐患:①高增益容易使Pre-AMP输出饱和,②放大Pre-AMP的Offset。


运放失调电压消除技术:OOS

59b34d2ddc8142e4a93c82154da4ebe7.png

简单解释: (C1左极板结Vout,右极板接Vcm)
Offset消除阶段:(S1=S2=1,S3=0)信号断开,C1C2左极板电压差A*Vos,右极板接到Vcm;

信号放大阶段:(S1=S2=0)此时,INP/N2(C1C2右极板)成为高阻节点,电荷守恒。看上文。
相当于右极板压差比左极板压差低了A*Vos,当(S3=1)信号输入时,C1C2左极板为混了A*Vos的OP输出,电荷守恒传到右极板刚好抵消掉右极板低的A*Vos。最后输出是A*(INP-INN))这样理解不太对,但是方便

运放失调电压消除技术:OOS时序和级联

58bf411393994f96b11c398398dbf15a.png

OOS的优缺点:

        优点:前置比较器的失调电压可以完全消除 
        缺点:如果前置放大电路的增益很大,输出失调存储AVOs就会容易使输出饱和,产生非线性的失真,因此单级运放增益不宜过高。

举例

7ee86534325e4a869a50575b21608e37.png


运放失调电压消除技术:IOS

b49abc640b0b485a962ef27c4bd2e186.png

简单说明:
        Offset消除阶段:S3/S4闭合,OUTP - OUTN = (-A)*(INP - INN) 
        OUTP = Vos + INPX , OUTN = INNX ,带入上式可得:OUTP - OUTN = Vos*A/(A+1)
       
信号放大周期:S1-S4全部打开,信号输入,OP输入端电荷守恒,没看懂。

运放失调电压消除技术:IOS时序和级联

e3ace5737a3c4c0cb93fb5f6fd3089c7.png

IOS的优缺点:      

        优点:失调A*Vos/(A+1)储存在输入电容上,运放输出不会饱和
        缺点:前置比较器的失调电压不能完全消除,残存失调为Vos/(A+1)

举例:

c4640db50b82428e87b1c052274118e8.png


高速高精度比较器设计流程

设计指标:

623ae6e5bc774fa6a6c39f1dfb531f38.png

增益: 

27141d2d281c491a8f5d14b35888b441.png

8a13e22aa8f540479a60f8b5af966624.png

带宽:

2cce71545fc445beb923b9ddb66c7a90.png

  • 11
    点赞
  • 55
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 3
    评论
动态比较器SAR ADC(逐次逼近型模数转换器)中的一个重要组成部分。它用于将输入信号与参考电压进行比较,并产生一个数字输出。动态比较器设计可以采用LATCH比较器结构。\[1\] LATCH比较器由两个背靠背的反相器和正反馈组成。在复位阶段,通过将CLK置为低电平,M8/M9/M10/M11导通,将Vop和Von复位至高电平。在比较阶段,当CLK上升沿触发比较时,LATCH比较器开始工作。\[1\] 动态比较器设计还可以采用预放大级和锁存器的结构。在复位阶段,当CLK置为低电位时,第一级预放大关闭,不产生静态功耗,Vout被放电到0。在比较阶段,当CLK置为高电平时,第一级放大器开始工作,通过正反馈完成比较。预放大的好处是减少比较器的回踢噪声,提高比较器的性能。\[2\] 为了减小动态比较器工作过程中噪声对输出的影响,可以在开始比较时提前断开一些MOS管,如M7、M8、M9、M10。这样可以减少噪声的引入,提高比较器的精度。\[3\] 总结来说,SAR ADC动态比较器设计可以采用LATCH比较器或预放大级和锁存器的结构。通过合理的设计和优化,可以提高比较器的性能和精度。 #### 引用[.reference_title] - *1* *3* [SAR ADC设计18:LATCH比较器](https://blog.csdn.net/qq_41545745/article/details/129969789)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insert_down28v1,239^v3^insert_chatgpt"}} ] [.reference_item] - *2* [高速SAR ADC 关键技术研究和实现(二):动态比较器](https://blog.csdn.net/HZY2020/article/details/125299105)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insert_down28v1,239^v3^insert_chatgpt"}} ] [.reference_item] [ .reference_list ]

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

小生就看看

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值