常用逻辑电平标准总结

本文详细介绍了多种逻辑电平标准,包括TTL、RS-232、RS-485、RS-422、CMOS、ECL、LVDS、GTL、HSTL和SSTL等,阐述了每种标准的电压范围和应用场景,以及它们之间的区别。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

写在前面:
本文章旨在总结备份、方便以后查询,由于是个人总结,如有不对,欢迎指正;另外,内容大部分来自网络、书籍、和各类手册,如若侵权请告知,马上删帖致歉。



要了解逻辑电平的内容,首先要知道以下几个概念的含义:

  1. 输入高电平(Vih):保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平。
  2. 输入低电平(Vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。
  3. 输出高电平(Voh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh。
  4. 输出低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。
  5. 阈值电平(Vt):数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。它是一个界于Vil、Vih之间的电压值,对于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平 > Vih,输入低电平 < Vil。 对于一般的逻辑电平,Vih,Vil,Voh,Vol以及Vt的关系可表示如下: Voh> Vih > Vt > Vil > Vol。
  6. Ioh:逻辑门输出为高电平时的负载电流(为拉电流)。
  7. Iol:逻辑门输出为低电平时的负载电流(为灌电流)。
  8. Iih:逻辑门输入为高电平时的电流(为灌电流)。
  9. Iil:逻辑门输入为低电平时的电流(为拉电流)。

/------------------------------------------ 我是分割线 ------------------------------------------/

串口:串口是一个泛称,UART、TTL、RS232、RS485都遵循类似的通信时序协议,因此都被通称为串口。

UART接口:通用异步收发器(Universal Asynchronous Receiver/Transmitter),UART是串口收发的逻辑电路,这部分可以独立成芯片,也可以作为模块嵌入到其他芯片里,单片机、SOC、PC里都会有UART模块。

COM口:特指台式计算机或一些电子设备上的D-SUB外形(一种连接器结构,VGA接口的连接器也是D-SUB)的串行通信口,应用了串口通信时序和RS232的逻辑电平。

USB口:通用串行总线,和串口完全是两个概念。虽然也是串行方式通信,但由于USB的通信时序和信号电平都和串口完全不同,因此和串口没有任何关系。USB是高速的通信接口,用于PC连接各种外设,U盘、键鼠、移动硬盘、当然也包括“USB转串口”的模块。(USB转串口模块,就是USB接口的UART模块)

TTL、RS-232、RS422、RS-485是指的电平标准(电信号),很多人把RS-232、RS-422、RS-485 误称为通讯协议,这是很不应该的,其实它们仅是关于UART通讯的一个机械和电气接口标准(顶多是网络协议中的物理层面)。。也就是说对MCU等控制器编写了UART程序,串行数据会通过硬件电路在设备间进行收发,这个硬件电路要遵循一个电平标准,实现设备间的交互。

一、TTL电平标准

1、TTL(全双工(逻辑1: +2.4V – +5V 逻辑0: 0V – +0.5V))
TTL:Transistor-Transistor Logic 三极管结构。TTL电平规定,+5V等价于逻辑“1”,0V等价于逻辑“0”。这样的数据通信及电平规定方式,被称做TTL(晶体管-晶体管逻辑电平)信号系统。
Vcc:5V;VOH >= 2.4V;VOL <= 0.5V;VIH >= 2V;VIL <= 0.8V。
2、LVTTL
LVTTL:Low Voltage TTL。
3.3V LVTTL:Vcc:3.3V;VOH >= 2.4V;VOL <= 0.4V;VIH >= 2V;VIL <= 0.8V。
2.5V LVTTL:Vcc:2.5V;VOH >= 2.0V;VOL <= 0.2V;VIH >= 1.7V;VIL <= 0.7V。
3、注意事项
TTL电平一般过冲都会比较严重,可以在始端串 22欧或 33欧电阻; TTL电平输入脚悬空时是内部认为是高电平。要下拉的话应用 1k以下电阻下拉。TTL输出不能驱动 CMOS输入。
4、‘0’和 ‘1’表示
在这里插入图片描述

二、RS-232电平标准

1、RS-232(全双工(逻辑1:-15V – -3V 逻辑0:+3V – +15V))
RS-232:是美国电子工业协会 EIA(Electronic Industry Association)制定的一种串行物理接口标准。RS是英文“推荐标准”的缩写,232为标识号。RS-232是对电气特性以及物理特性的规定,只作用于数据的传输通路上,它并不内含对数据的处理方式。RS-232标准是逻辑 1为 -3V~-15V,逻辑 0为 +3~+15V。
2、硬件框图如下,RS-232用于 PC机与 PC机之间通信
在这里插入图片描述
3、‘0’和‘1’表示
在这里插入图片描述

三、RS-485电平标准

1、RS-485(半双工、(逻辑1:+2V – +6V 逻辑0: -6V – -2V)这里的电平指 AB两线间的电压差。)任何不大于12V或者不小于-7V的差值对接受端都被认为是正确的。
RS-485:RS-232接口可以实现点对点的通信方式,但这种方式不能实现联网功能。于是,为了解决这个问题,一个新的标准 RS-485产生了。RS-485的数据信号采用差分传输方式,也称作平衡传输,它使用一对双绞线,将其中一线定义为 A,另一线定义为 B。通常情况下,发送驱动器 A、B之间的正电平在 +2~+6V,是一个逻辑状态,负电平在 -2~-6V,是另一个逻辑状态。另有一个信号地 C,在 RS-485中还有一“使能”端,而在 RS-422中这是可用可不用的。
2、硬件框图如下
在这里插入图片描述
3、‘0’和‘1’表示
在这里插入图片描述

四、RS-422电平标准

1、RS-422的电气性能与 RS-485完全一样。主要的区别在于:RS-422有 4 根信号线:两根发送、两根接收。由于 RS-422的收与发是分开的所以可以同时收和发(全双工),也正因为全双工要求收发要有单独的信道,所以 RS-422适用于两个站之间通信,星型网、环网,不可用于总线网;RS-485 只有 2根信号线,所以只能工作在半双工模式,常用于总线网。

五、RS-232、RS-422与RS-485比较

RS485:2线式、半双工、点对多主从通讯(4线制因只能点对点已经淘汰)
RS232:3线制、全双工、点对点通讯(因点对点通讯方式而无法联网,导致出现RS485)
RS422:4线制、全双工、点对多主从通讯(实际上还有一根信号地线,共 5根线)

六、CAN总线

1、CAN(逻辑1:-1.5V – 0V 逻辑0:+1.5V – +3V)这里的电平指CAN_High、CAN_Low 两线间的电压差。)
2、硬件框图如下
在这里插入图片描述
3、‘0’和‘1’表示
在这里插入图片描述
在这里插入图片描述

七、CMOS电平标准

1、CMOS
CMOS:Complementary Metal Oxide Semiconductor。
Vcc:5V;VOH>=4.45V;VOL<=0.5V;VIH>=3.5V;VIL<=1.5V。
相对TTL有了更大的噪声容限,输入阻抗远大于TTL输入阻抗。
2、LVCMOS
LVCMOS:Low Voltage Complementary Metal Oxide Semiconductor。
3.3V LVCMOS: Vcc:3.3V;VOH>=3.2V;VOL<=0.1V;VIH>=2.0V;VIL<=0.7V。
2.5V LVCMOS: Vcc:2.5V;VOH>=2V;VOL<=0.1V;VIH>=1.7V;VIL<=0.7V。
3、注意事项
LVCMOS可以与3.3V的LVTTL直接相互驱动。
CMOS电路不使用的输入端不能悬空。

八、ECL电平标准

1、ECL
ECL:Emitter Coupled Logic 发射极耦合逻辑电路(差分结构) 。
Vcc=0V;Vee:-5.2V;VOH=-0.88V;VOL=-1.72V;VIH=-1.24V;VIL=-1.36V。
2、PECL
PECL:Pseudo/Positive ECL Vcc=5V;VOH=4.12V;VOL=3.28V;VIH=3.78V;VIL=3.64V
3、LVPECL
LVPECL:Low Voltage PECL Vcc=3.3V;VOH=2.42V;VOL=1.58V;VIH=2.06V;VIL=1.94V
4、注意事项
射随输出结构,必须有电阻拉到一个直流偏置电压;
由于ECL需要负电源,为简化电源产生了PECL和LVPECL。
ECL:速度快,驱动能力强,噪声小,功耗大,很容易达到几百M的应用,需要负电源。

九、LVDS电平标准

1、产生原因
前面的电平标准摆幅都比较大,为降低电磁辐射,同时提高开关速度又推出LVDS电平标准。
2、LVDS
LVDS:Low Voltage Differential Signaling。
3、注意事项
PCB要求较高,差分线要求严格等长,差最好不超过10mil(0.25mm)。

十、GTL电平标准

类似CMOS的一种结构,输入为比较器结构,比较器一端接参考电平,另一端接输入信号。1.2V电源供电。
Vcc=1.2V;VOH>=1.1V;VOL<=0.4V;VIH>=0.85V;VIL<=0.75V 。
PGTL/GTL+:Vcc=1.5V;VOH>=1.4V;VOL<=0.46V;VIH>=1.2V;VIL<=0.8V

十一、HSTL电平标准

HSTL是主要用于QDR存储器的一种电平标准:一般有VCCIO=1.8V和VCCIO=1.5V。和上面的GTL相似,输入为输入为比较器结构,比较器一端接参考电平(VCCIO/2),另一端接输入信号。对参考电平要求比较高(1%精度)。

十二、SSTL电平标准

SSTL主要用于DDR存储器。和HSTL基本相同。VCCIO=2.5V,输入为输入为比较器结构,比较器一端接参考电平1.25V,另一端接输入信号。对参考电平要求比较高(1%精度)。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值