自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(67)
  • 收藏
  • 关注

原创 部分动态铜皮的孤岛无法删除。报错

只需要在这个Shape上走线,连上不是原铜皮的网络,然后删掉走线。终于功夫不负有心人,在Cadence官方论坛找到了蛛丝马迹。网上寻找了很多答案,都不太理想,不是我想要的方法。尝试了一下,结果真的成功删掉了。

2024-09-18 03:11:23 219

原创 [问题] 如何避免allegro 自动为元件添加placebound

17.4遇到了这个问题,可以通过如上截图的说明进行设计。

2024-09-04 23:58:08 118

原创 [问题] allegro 绑定3D 无法显示3D图像-已解决

文件路径有中文,所以识别不到step文件。

2024-09-02 20:59:10 277

原创 ORCAD Capture CIS 打开原理图总是卡住

原因:ORCAD自动进行了DRC检查。要打开的原理图中footprint未指定footprint路径。修改:1、第一种方法:指定footprint路径。2、第二种方法:关闭在线DRC检查。

2024-08-24 15:14:32 280

原创 画图疑问 明明有signal ,却找不到signal

显示 ERROR(ORCAP-1100): No SignalsPresent.

2024-08-22 23:44:23 167 2

原创 待解决的问题

2、为什么第3行结果是0?1、共享文件提示错误。

2024-01-15 00:19:47 447

原创 常见的allegro问题

allegro 常用操作

2024-01-02 23:24:17 460

原创 不懂的东西

5、我看到那篇 Peace of mind 论文,有一个疑问,为什么论文里的量表用的频率指标?比如Some of the time, Not at all等,而PANAS用的是程度指标,比如moderately,a little等。

2023-10-17 21:52:51 237

原创 allegro env 文件路径

原因可能是 用户环境变量中的HOME路径修改导致的,allegro会抓取HOME变量定义的路径中的env文件。所以你如果要修改env文件,最好看看HOME路径,在HOME路径中的env文件中修改。如果你安装了git小乌龟工具,生成的ssh公钥和密钥也会保存在home路径中。这就是为什么ssh总生成在cadence路径里。很多人说在cadence安装路径里修改env文件不生效,或者在安装目录里找不到env文件路径。

2023-08-22 09:41:17 1410

原创 TVS管Vc<Vrwm?

TVS管Vc<Vrwm?

2023-07-28 20:57:16 162

转载 功能安全档案——Safety Case

项目实践过程中要详尽地写好一份安全档案并非易事,安全档案的编写是一项持续性的工作,伴随着开发、验证阶段的各项活动。组织在流程上需要提供良好的配置管理系统或方法以便安全档案更好、更准确的收集当前阶段的活动状态证据,这些证据的需要各个板块基于支持,比如系统、测试团队、质量等。安全档案将作为项目功能安全符合性/满足性的证据文件,用于提供清晰的、全面的及强有力的论据证明系统运行在特定环境下不存在不合理的风险。在回答这个问题前我们先看下标准对应安全档案(Safety Case)的定义。·产品论据:如,安全机制。

2023-07-12 19:26:19 1107

原创 功能安全和信息安全学习链接

TARA :威胁分析与风险评估(Threat Analysis and Risk Assessment)DFD图:数据流程图(Data Flow Diagram,DFD/Data Flow Chart)CVSS: Common Vulnerability Scoring System漏洞评分系统。TSR : 技术安全需求(Technical security requirements)TSC : 技术安全概念(Technical Safety Concept)汽车网络安全管理体系 (CSMS)

2023-06-08 20:10:11 477

原创 其他和其它

但是其他人,其他群众,不能写成其它人,其它群众。通常情况下其他和其它通用。

2023-05-16 22:32:54 93

原创 为什么padstack editor中机械孔还要设置regular pad?

是不是不合理?

2023-05-02 12:54:50 180 1

原创 orcad中批量修改元件属性的办法

选择原理图,在edit/brower/parts里,可以列出所有的instance,可以根据reference和value排序,选择相应的元件。edit/properities,修改相应的参数。复制快捷键为Ctrl+insert。粘贴按钮为shift+insert。

2023-05-02 11:49:31 1904

原创 封装建立-SMD封装

4.画出assembly top ,placebound top,silkscreen top等subclass。若是封装中有Keepout等,也可以在board geometryclass中的subclass中定义,如via keepout, route keepout。silkscreen top是丝印,用line或者其他符号画出,就是给没有PCB文件的人看器件摆放方向,比如二极管的C和A,还有一脚符号,方便贴片识别。包括异形焊盘,通孔焊盘,花焊盘(也叫散热焊盘),还有anti pad。

2023-05-02 11:44:37 1199

原创 cadence遇到的问题

via from the database:这个比较难理解了,orcad cis中有个database,allegro中也有,但是形式不一样。allegro中的database相当于orcad中的design cache,缓存你当前工程建立以来的所有pad,symbol。(那个modify library padstack意思是修改pad库路径的焊盘,这个一般没人用吧,要修改直接在文件资源管理器里找到pad路径、找到文件名直接点击进去修改了)一劳永逸的办法,下载其他杀毒软件,替代掉微软自带的defeat。

2023-05-01 13:06:11 1774

转载 如何准确测量电源纹波

总结下来就是:1、不能用长引线的接地夹,要用短的弹簧地。3、示波器要开启带宽限制,我的经验是20M带宽限制。2、不能在电感上方形成测试回路,要避开。

2023-04-16 11:42:22 147

原创 SPI菊花链走线思考

我觉得理论上是需要的,时钟线的长度不同会导致时钟出现的skew,影响信号采集的效果。但是由于SPI的时钟速率通常来讲不快,相比于电信号传播来讲,这种信号传播延时( propagation delay)可以忽略。SCK 需不需要走等长,即主器件到每个从器件的这根信号是否需要等长处理?从器件间的Dout->D。看到网上说DDR的菊花链,这时就需要考虑传播延时而采取等长处理。in线是否也需要等长?

2023-03-02 01:44:58 1763

原创 Orcad导出BOM的两种方式比较

两种方法,各有优缺点。推荐使用第二种。

2023-03-02 01:24:54 2163

原创 名词解释:DC-13

就用满足DC-13的负载去接输出,输出不挂掉那就说明产品输出带感性负载能力在DC-13。额定电流I/Ie = 1.1,额定电压U/Ue = 1.1 ,至于T0.95 = 300ms和180ms,没看懂。T0.95 是个指标,指定信号电流的上升时间。是IEC60947-5-1中定义的一种负载。输出的感性负载驱动能力用什么来评估?make(闭合)break断开。DC-13是负载的使用分类。感性负载指标:DC-13。

2023-03-02 00:52:10 1756

翻译 change-over contact elements

The roots of the normally open and normally closed contacts are connected. Therefore, the changeover contact (CO) has three connections. It is also called switch-over contact, transfer contact, or Form C contact.连接常开触点和常闭触点的根部。它也称为转换触点、转换触点或C型触点。

2023-03-02 00:45:49 773

原创 Pspice-介绍

前身为Spice,1983 microsim推出,最初是由Spice编程来进行电路仿真。高级的分析方法:smoke(安全电应力)分析,灵敏度分析sensitivity,蒙特卡洛分析(分析成品率),Plotter参数扫描设置多个参数,Optimizer(优化工具)。16.6以后支持多线程运行,支持多核技术,可操作性提升,仿真不收敛有更多的算法和选择。丰富的仿真元件库,约有五万个元器件,随着版本更新还会增加。仿真节省经费,比如蒙特卡罗分析,最坏情况分析。(四) Pspice A/D提供的仿真类型。

2023-02-08 21:36:17 1905

原创 二极管特性曲线

1、在U0且小于导通电压Uon时,通过二极管的电流很小,可以忽略成0。3、U>Uon后,二极管电流随着其两端的电压升高而升高,且斜率越来越大。

2023-02-07 22:55:44 5421

原创 凭据管理器

可以保存远程登陆密码,FTP密码,共享文件密码凭证等等。

2023-02-05 22:00:52 205

原创 ORCAD 打开session log

如何打开orcad capture的session log窗口 - Cadence Allegro论坛 - EDA365电子论坛网windows-session log

2023-02-05 21:58:55 1875

原创 5 DFEMA的动态管理

DFEMA

2023-02-05 21:56:01 147

原创 4 DFEMA的应用

DFEMA

2023-02-05 21:55:03 123

原创 3.6 改进分析

DFEMA

2023-02-05 21:54:30 55

原创 3.5控制分析

DFEMA

2023-02-05 21:53:20 51

原创 3.4 原因分析

DFEMA

2023-02-05 21:52:11 60

原创 3.1-3.3 FEMA

DFEMA

2023-02-05 21:51:18 87

原创 2 DFEMA的启动

DFEMA

2023-02-05 21:50:58 118

原创 1 FEMA的概述

DFEMA

2023-02-05 21:49:49 286

翻译 ESD 敏感性分级

不同的器件对静电放电或ESD具有不同的灵敏度。因此,需要有一种方法来区分ESD敏感器件和不易受ESD影响的器件。ESD敏感性测试中使用的每个ESD模型都有自己的分类系统,用于根据其ESD敏感性对设备进行分类。根据ESD模型,器件的ESD灵敏度通常根据其通过的最高ESD测试电压和其失败的最低ESD测试电压来规定。因此,ESD灵敏度通常表示为器件对于每个ESD模型可以安全地经受的ESD电压的范围。下表列出了ESD协会为每个ESD模型定义的ESD敏感性分类水平。

2023-02-05 21:47:15 2060

转载 mos管h桥电机驱动电路与设计原理图-KIA MOS管 (kiaic.com)

电路首先,单片机能够输出直流信号,但是它的驱动才能也是有限的,所以单片机普通做驱动信号,驱动大的功率管如Mos管,来产生大电流从而驱动电机,且占空比大小能够经过驱动芯片控制加在电机上的均匀电压到达转速调理的目的。下面就转压电路做一些相关引见。另外,由于驱动电路可能会产生较大的回灌电流,为避免对单片机产生影响,最好用隔离芯片隔离,隔离芯片选取有很多方式,如2801等,这些芯片常做控制总线驱动器,作用是进步驱动才能,满足一定条件后,输出与输入相同,可停止数据单向传输,即单片机信号能够到驱动芯片,反过来不行。

2023-01-29 14:37:04 5844

转载 教你如何玩转光猫1

所以很多人对网关的理解就是光猫,其实这并不正确。因为一般常见的光猫就是普通的光电收发器,接入的是光纤专线,是通过光信号来传输,只有光信号的转换,没有接口协议的转换。(每个光猫的无线网络SSID都不一致),无线网络密钥:xxxxxxx(每个光猫的无线网络密钥都不一致)。用绑定宽带的手机号跟10086反馈宽带密码不记得了。可以将中国移动的光猫翻转过来,看一下。光纤猫 + 路由 + Wi-Fi。光纤猫 + 路由 + Wi-Fi。登录后可以查看到设备的信息,如果。”,也就是很多人常说的光猫。

2023-01-24 22:30:45 11753 1

转载 R6100刷OPENWRT

再打开cmd,输入TFTP -i 192.168.1.1 PUT r6100.img,不要着急点回车确认,接下来将路由进入tftp模式,安装reset不松手,拔掉电源再接上,路由灯闪烁后或者ping通了后立马回车,将TFTP -i 192.168.1.1 PUT r6100.img这条命令执行,过一会就出现传送成功的,松开reset键。用了这么久,5G非常差,家里100M宽带,2.4G下载达到4MB/S,5G信号下载才达到1.5MB/S,而且2.4G还经常丢包,丢包率在1%-3%之间。

2023-01-23 19:03:53 2124

原创 浏览器快捷键

找回误删界面: CTRL + SHIFT + T。删除界面:CTRL + W。新界面:CTRL + T。刷新:CTRL + R。

2023-01-23 18:21:14 129

原创 ad操作记录

3、至于PCB变黑了,可以利用shift+C取消筛选。右键文件栏,选择垂直分割或者水平分割。从原理图或PCB中互相查找元器件。原理图,PCB并列摆放。PAB和原理图交互布局。

2023-01-20 19:14:45 142

厚声常用电阻封装及命名规范

厚声常用电阻封装及命名规范

2023-01-20

DSOS2.4G 示波器操作手册

操作手册,供参考

2022-12-06

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除