一文缕顺Serdes的前前后后
原创 神采逸逸 发表于 微信公众号:非主流EE 之 华山派 (微信公众号ID: SerdesWorld)
本文借用 ‘包容链’ 的逻辑来展开描述。
Serdes应当属于一种 数据传输的接口技术,一般用在高速传输的场合。
谈到数据传输,在接口上总体分为两大类,并行传输(in parallel)和 串行传输(in serial)。并行的优势是简单,缺陷主要体现在两点:第一是速率跑不高,因为数据需要对齐,速率上去之后,这一点相当难以满足,目前并行速率跑得最High的是DDR,但DDR的协议和时序标准相当繁琐,而且对于PCB板的一大堆走线也有非常严格的要求,设计自由度相当有限。第二点,并行总线扔到接口上去之后,对芯片的管脚资源是一种极大的挥霍,大家不要小看这一点,PIN脚资源对于大规模集成电路是相当可贵的。而并口的这两个缺陷恰恰是串行传输接口的典型优势。高速Serdes(High Speed Serdes)全双工通道需要 发/收 两对差分线 四个PIN脚,目前已经商用的速率标准已经高达112Gbps。
聚焦回串行传输。UART和IIC作为串口的鼻祖,我个人认为,多多少少已经基本具备了Serdes体系架构的雏形:在用户逻辑