![](https://img-blog.csdnimg.cn/20201014180756757.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
FPGA
Random南荞
Random的风,FIFO的爱,可编程逻辑器件热爱者,希望能坚持更新!
展开
-
verilog实现4位计数器、Modelsim仿真、Chipscope调试以及下板子测试
工具:Quartus、Modelsim。内容:用Verilog语言编写4位二进制计数器,并仿真、下载、通过逻辑分析仪在线调试。原创 2023-07-15 17:34:16 · 2104 阅读 · 1 评论 -
verilog实现16位计数器
16位计数器,是代表16位二进制计数器,即计数0~65535,计数65536个,当达到计数满的时候,令计数器重新计数。这里的完成方法是基于之前的“verilog实现4位计数器”的基础上,调用4位计数器来完成16位计数器,读者也可以直接写16位的计数器。这里按照4位计数器为模块来调用实现16位计数器。原创 2023-07-18 18:07:37 · 2690 阅读 · 3 评论