STA
文章平均质量分 90
_月祈明、
南湖打工人
展开
-
Clock Domain Crossing (CDC) Design
认识到将慢信号采样到快时钟域中比将快信号采样到慢时钟域中引起的潜在问题更少,设计者可以通过使用简单的两个触发器同步器在时钟域之间传递单个CDC信号来利用这一特点。如果快时钟域是慢时钟域的频率的1.5倍(或更多),则将慢控制信号同步到快时钟域中通常不是问题,因为快时钟信号将对慢CDC信号采样一次或多次。与同步器相关的一个问题,面对慢时钟对快信号的采样,快信号有可能在采样前快速变化两次,这就需要考虑漏采的值对设计是否有影响。原创 2023-10-24 15:20:47 · 147 阅读 · 0 评论 -
Specifying Clocks
Specifying Clocks原创 2023-01-15 17:44:19 · 151 阅读 · 0 评论 -
Setup time 和 Hold time
Data Arrival time和Data Required Time是以Data的路径为基础,以时钟为参考。Data Arrival time 和 Data Required Time所表示的不是一段时间,而是时间上的点。顾名思义,前者是Data实际到达的时间点,后者Data需求(保持或者有效)的时间点。正如之前所说,Data Required Time是Data需求(保持或者有效)的时间点,所以要减去。同理,Data Required Time是Data需求(保持或者有效)的时间点,所以要加上。原创 2022-11-30 17:49:41 · 5779 阅读 · 0 评论