一、实验要求
充分利用数电实验系统提供的硬件资源,设计一个小时(两位,24小时制)、分钟(两位)计时器,数码管显示。
在 Quartus II 环境下输入原理图(直接使用74系列器件,计数器用74190或74191);
仿真;
下载,调试。
二、实验电路框图
LED数码管动态显示电路:
数字钟整体电路1:
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/db6b4dcd53f39c1ce2ecbc1832b828f4.png)
数字钟整体电路2:
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/65db8db31f2cddee3c9c8e532fbbad1d.png)
小时、分钟各自的高低位计数器和MUX的连线方式:
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/278ea2683775bb8b6d31d6b9cca75e7a.png)
三、实验整体电路图
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/334dc784f22cbcfa5e2e4b46318e2292.png)
- 时钟输入&分频器模块:
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/a8f17f5390ef6ba5b903b4739b069f38.png)
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/a1aad5154f387ea6bc67edd33e56f911.png)
- 小时、分钟的高低位计数器模块:
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/274e8936ba07e5da42764c87c313f988.png)
- MUX&数码管译码器模块:
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/b4ab0202b012c5b82beb9a11afcb096e.png)
四、仿真波形图
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/cdf3aa445ed9c63cc128668b68242388.png)
五、FPGA实验箱连线图
![在这里插入图片描述](https://i-blog.csdnimg.cn/blog_migrate/97f980ddd3f0f33d82162be7eabb1760.png)