Cadence学习之路(三)STM32芯片原理图绘制

目录

一、芯片手册

二、利用Excel表格统计引脚序号与名称

1.在芯片手册的大纲中选中(左图),即可查看引脚定义(右图)

 2.将右图内容粘贴至Excel表格

 三.导入Cadence的库文件中

3.1选择Place Pin Array放置引脚阵列

 3.2 选中所有引脚

3.3 稍作修改,添加实体框:放置一个矩形框Place Rectangle即可。

3.4 VDD、VSS都改变其属性为POWER保存才不会报错。

四、连线

4.1 查看STM32F411ceu6供电方案

 4.2 学习完电路就可以开始画主芯片的原理图

 4.3 添加封装


一、芯片手册

1.立创商城有现成芯片手册,直接搜索下载即可。

2.查看与原理图有关的内容:Pinouts and pin description   和  Package characteristics,前者是芯片的引脚描述;后者是封装的属性,有助于我们画好原理图。

二、利用Excel表格统计引脚序号与名称

1.在芯片手册的大纲中选中(左图),即可查看引脚定义(右图)

 2.将右图内容粘贴至Excel表格

 三.导入Cadence的库文件中

3.1选择Place Pin Array放置引脚阵列

 3.2 选中所有引脚

右键选择Edit Pins(左图),框选下图两项内容:Name、Pin Number,然后shift+insert即可将Excel表格内容复制过来(右图)。

3.3 稍作修改,添加实体框:放置一个矩形框Place Rectangle即可。

3.4 VDD、VSS都改变其属性为POWER保存才不会报错。

四、连线

4.1 查看STM32F411ceu6供电方案

选择芯片手册大纲第六项:电气特性

 

注意下图注释,4.7uF电容必须在VDD上、VCAP_2只在特定封装出现。 

 

 

 

 4.2 学习完电路就可以开始画主芯片的原理图

 W--连线、R--旋转、右侧工具栏---place power(快捷键-F)放置GND、VCC

Place Net Alias--放置网络标签(不可复制,只能重新放置)

★如果你的位号下面出现下划线,那是Cadence提醒你你修改了位号,选中器件右击

即可去掉下划线。

 

 4.3 添加封装

添加封装,建议直接在你的库OLB的原理图文件下进行添加,这样在使用的时候不必再添加了。

在原理图器件库:PCB Footprint属性中添加封装名保存即可。

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

电赛小板凳

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值