- 博客(9)
- 资源 (2)
- 收藏
- 关注
原创 AD4630 使用SPI模式FPGA控制
用FPGA开发板AC7050来控制AD4630模数转换芯片,通讯协议为SPI,然后使用串口发送至上位机
2023-11-16 19:27:09
1955
14
原创 AD4630评估板调试报告
在转接板V2.0还未完成之前,进行了代码时序的板级调试,具体做法是将时序控制代码下载到FPGA中,然后使用Vivado环境自带的ila核进行FPGA中IO口的时序观察。ila核具体使用方法可以点击链接查看。需要注意的是,在使用ila进行调试时,一定要使用大于被检测信号的2倍以上的信号进行采样,一般情况下可以使用FPGA的系统时钟作为采样信号去观察低于时钟信号频率的信号引脚,但是如果需要连同系统时钟一起观察,建议使用PLL核生成更高频率的采样时钟,PLL核生成方法可以点击链接查看。
2023-11-15 20:19:08
567
2
原创 vivado如何使用pll核进行倍频或分频
有时候需要对信号进行特殊倍数的分频或者倍频时,建议使用PLL核,能很大程度的提高效率与稳定性,并且还能生成较为特殊的倍数的频率。
2023-11-15 18:23:52
2304
原创 ISE 14.7基础使用方法
https://electronics.stackexchange.com/questions/112415/the-idcode-read-from-the-device-does-not-match-the-idcode-in-the-bsdl-filehttps://support.xilinx.com/s/article/13529?language=en_US#:~:text=If%20both%20Initialize%20Chain%20and%20Get%20Device%20IDCODE,
2023-08-02 16:13:30
4477
2
原创 windows下使用pycharm+pyinstaller生成可执行文件
windows下使用pycharm+pyinstaller生成可执行文件
2022-11-25 17:49:58
997
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人