本项目使用Xilinx的A7系列FPGA作为控制器,使用单个AD9269(双通道)作为模数转换芯片,使用千兆以太网作为FPGA和上位机之间的传输协议,实现数据的无丢失传输。在硬件设计上,设计了外界适配器转24V、PCIe接口两套供电方案,核心板使用的正点原子的达芬奇系列。这FPGA程序设计上,包含时钟分频模块、AD模块、数据组合打包模块、ARP模块、UDP模块、gmii to rgmii模块、以太网控制模块、命令解析模块等。上位机使用的QT,可实现数据采集的开始停止、实时显示、存储等功能。有需要相关资料的可si信或评论。