篮球比赛24秒倒计时仿真设计

本作品基于纯数字电路实现,不使用单片机,涉及到译码器,触发器,计时器以及555定时器。

本设计主要完成以下功能:

  1. 具有24秒倒计时功能,并且能够实时显示秒数。
  2. 具有操作开关,控制计时器器实现直接清零、启动以及暂停/连续工作等操作。
  3. 具有计时终止报警电路,实现声光报警。
  4. 可实现0-99秒任意时间倒计时。

实验电路仿真如下

目录

555定时器部分

555定时器

555定时器构成的多谐振荡器

计时器

74LS190N

两片74LS190构成0-99任意进制计数器

译码显示

数码管

译码器CD4511

D触发器

74LS74N

控制计数器置位的D触发器

控制报警电路的D触发器


555定时器部分

555定时器

1.1端为接地线;

2.2端为低电平触发端,也称为触发输入端。当2端的输入高电压高于VCC/3时,C2输出为1;当输入电压低于VCC/3时,C2的输出为0,使基本触发器置1;

3.3端U0为输出端;

4.4端是复位端,当~R=0时,基本触发器直接置0,使Q=0,~Q=1;

5.3端UDD 为电压控制端,如果CO 端另加控制电压,则可以改变C1,C2的参考电压。工作中不使用CO 端时,一般都通过一个0.01uF的电容接地,以防旁路干扰;

6.6端TH 为高电平触发端,当输入电压低于2VCC/3时,C1的输出为1;当输入电压高于2VCC/3时,C1的输出为0,使基本触发器置0,即Q0=0,~Q0=1,这时定时器输出U0=0;

7.7端D为放电端。当基本触发器的

=1时,放电晶体管T 导通,外接电容元件通过T放电;

8.8端VCC为电源端,可在4.3-1.6V范围内使用,若为CMOS电路,则VCC=3-18V。

555定时器构成的多谐振荡器

        它没有稳定状态,同时毋须外加发脉冲,就能输出一定频率的矩形脉冲(自激振荡)。用555实现多谐振需要外接电阻R1,R2和电容C,并外接+3V的直流电源。只需在+VCC端接上+3V的电源,就能在3脚产生周期性的方波。振荡频率f=\frac{1}{T}=\frac{1.43}{(R1+2R2))}。若振荡周期是1S,可得到本次所需要元件阻值。

产生矩形波的周期为1S

计时器

74LS190N

它是一种四位同步可逆计数器。

D0~D4输入引脚,Q0~Q4输出引脚,CP时钟输入引脚,~CT计时输入引脚,~LD置入控制端,~U/D计数模式控制,~RC行波时钟输出,~CO/BO进错位输出。

两片74LS190构成0-99任意进制计数器

        左边计时器为个位,右边为十位。通过按键给计时器不同的输入,可给计时器赋0-99任意初值。

        无进位时~RCO输出1,当且仅当倒计时为00,74LS32N输出0,十位计数器时钟输入为0,停止计时。

        当未计数到00,两块计数器的~RCO至多输出一个0,74LS32N输出1,与多谐振荡器输出的波形经74LS11N进行与操作,输出仍为矩形波形,当开关选择“继续”,矩形波形与高电平74LS08D进行与操作仍为矩形波形,给计数器提供时钟脉冲。若开关选择“暂停”则经过74LS08D为低电平,计数器不工作。

译码显示

数码管

        数码显示器可显示系统的运行状态及工作数据,选用的是发光二极管(LED)显示器,它分为两种,共阴极、(BS201/202)与共阳极(BS211/212),本设计所选的是共阴极,它是将发光二极管的阴极短接后作为公共极,当驱动信号为高电平时,阴极必须接低电平,才能够发光显示。共阴极数码管是把所有led的阴极连接到共同接点COM,而每个led的阳极分别为a、b、c、d、e、f、g及dp(小数点)。其中8个led分别与概述图中的a~dp各段相对应,通过控制各个led的亮灭来显示数字。共阴极数码管的外引脚及内部电路如图:

译码器CD4511

        CD4511是一个用于驱动共阴极LED(数码管)显示器的BCD码—七段码译码器,具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流,可直接驱动LED显示器。

BI:4脚是消隐输入控制端,当BI=0时,不管其它输入端状态如何,七段数码管均处于熄灭(消隐)状态,不显示数字。

LT:3脚是测试输入端,当BI=1,LT=0+时,译码输出全为1,不管输入DCBA+状态如何,七段均发亮,显示“8”。它主要用来检测数码管是否损坏。

LE:锁定控制端,当LE=0时,允许译码输出。LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。

A1、A2、A3、A4、为8421BCD码输入端。a、b、c、d、e、f、g为译码输出端,输出为高电平1有效。

D触发器

74LS74N

74LS74内部包含两个独立的D型触发器,上升沿触发,每个触发器有一个数据输入(D)和时钟输入(CLK)异步清零(CLR低电平触发)和异步置位(PR低电平触发)。

控制计数器置位的D触发器

        D、PR恒为高电平。没按下“开始”时,高电平经74LS04N非门变为低电平输入时钟端。没按下“复位”时,高电平与计数器进位端输出的高电平经74LS08D进行与操作,给CLR输入1。刚上电,Q输出0,使计数器的~LOAD拉低,进行置数。

        按下“开始”,CLK变为1,产生一个脉冲,Q输出高电平,计时器置数端为高电平无效状态,计时器开始计数。

控制报警电路的D触发器

如图,发光二极管高电平触发,蜂鸣器低电平触发。

        PR恒为高电平。CLK与计数器进位输出端相连,当“开始”“复位”未按下,CLR输入高电平。当“开始”或“复位”按下后,CLR为低电平,Q输出0,~Q输出1,停止报警。

        初始时刻,Q输出0,~Q与D为1,但时钟端无脉冲,计时器倒计时未结束,该触发器CLK为高电平,输出状态不变。当计时器倒计时结束产生一个时钟脉冲,触发器工作,D端的高电平输出,Q=1,~Q=0,报警装置工作。

原理图如下:

  • 21
    点赞
  • 81
    收藏
    觉得还不错? 一键收藏
  • 4
    评论
评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值