悟已往之不谏 知来者之可追

年轻人总是要为一些自己认为有意义的事情而废寝忘食,通宵达旦,直至白发方休...

AD实现PCB导出彩色PDF走线(去除覆铜)方法

STEP 1、 STEP2、 在你对应的走线层选择properties,在弹出的对话框,对应的铺铜选项为off。 比如我这个板子是两侧,TopLayer,BottomLayer那么就要设置两个都为off STEP3、PCB color要选择颜色的!! ...

2018-11-26 23:03:56

阅读数 1623

评论数 0

隐藏敷铜的方法

隐藏敷铜的方法 ctrl + D

2018-11-26 22:56:20

阅读数 189

评论数 0

AD实现在顶层某特定区域不铺铜

这个应用背景是在带有天下的器件下不走线,比如蓝牙。比如ESP8266。。。 ①、第一种实现方式就是我用keep-out层画线,但是要注意铺完铜之后及时删掉keep-out,不然板子发回来,我相信你会哭的(板子被镂空了。。。)\ ②、第二种呢 ...

2018-11-26 22:29:58

阅读数 274

评论数 0

AD布线深入

1、在干扰源模块的两段并联去耦电容,吸收不连续工作的负载产生的电压波动。此时需要注意,电容的引脚与被供电器件的之间的间距越小,电容的ESR越低,越能吸收掉器件产生的干扰。(去耦电容要靠近元器件) 相应的,连接电容的线宽自然和电机的一样了,这个画PCB要注意。 一般的器件对电源噪声有一定的容...

2018-11-22 11:53:18

阅读数 616

评论数 0

PCB原理图的导出元器件清单的合理应用

注意其中的Grouped columns和All columns,利用Grouped columns可将一类的放在一个组里面。

2018-11-22 11:21:41

阅读数 383

评论数 0

PCB快速开窗的方法

开窗一般是用在大电流走线的时候,一般的做法我们先切换到TopSolder或者Bottom Solder层,然后Place->Fill,画填充图形。 但是,随之而来的一个问题就是,我们是先Interactive在TopLayer或者Bottom布的线,然后再想把这条线开窗,如果...

2018-11-22 11:07:14

阅读数 1478

评论数 0

AD错误之Un-Routed Net Constraint: Unplated Pad S1-1(2.54mm,20.322mm) on Multi-Layer

问题及原因分析 问题出现在了一个三端纽子开关的封装,因为是从别处copy的,没想到出现了此等问题。 unplated 意思是没有电镀的,如果没有电镀那么顶层和底层之间是没有沉铜的,就是不连的。 解决办法 勾选对应的plated。 ...

2018-10-08 13:55:21

阅读数 2169

评论数 0

AD错误之"Could not find board outline using primitives..."解决办法

解决办法: 主要是PCB上有的元件封装也有Keep-out layer 的画线,CTRL+A设定板子大小时会把里面的元件封装的画线选中,导致出现这个问题。 解决办法: 可以按住shift然后鼠标分别选中板子四周的外边框就能确定板子的形状了。 ...

2018-10-07 19:34:00

阅读数 812

评论数 0

AD焊盘与焊盘之间的距离规则

方法一、新建规则 方法二、修改clearance

2018-10-06 21:51:04

阅读数 6506

评论数 0

QFP/TQFP/LQFP

QFP,LQFP,TQFP都是方形扁平封装,在厚度上(QFP>LQFP>TQFP),LQFP和TQFP的PCB封装是可以通用的,本体大小(body size)相同或引脚间距(lead pitch)相同。 而QFP就不能和这两种通用了。 LQFP和TQFP...

2018-10-06 18:33:11

阅读数 289

评论数 0

PCB工艺尺寸及一些规则

线距最小间距6mil 阻焊和阻焊最小间距6mil 最小孔大小0.3mm 最小孔直径0.6mm 最小文字高度0.8mm=32mil 一些Rules截图 还有一个布线的设置技巧

2018-09-24 08:59:08

阅读数 141

评论数 0

AD错误之Clearance Constraint...

Clearance Constraint(Collision <0.15mm) Between Pad on TopLayer and Track on Toplayer. Short circuit Constraint Between Pad on Toplay...

2018-08-27 18:24:11

阅读数 3953

评论数 0

PCB快速绘制技巧,提高学习效率

分离PCB和原理图,同时操作。 方法,选中原理图,然后右键,Split Vertical

2018-08-27 14:06:36

阅读数 385

评论数 0

PCB学习之总目录

PCB绘制技巧及快捷键

2018-08-20 12:04:28

阅读数 348

评论数 0

PCB放置尺寸

看图

2018-04-10 14:43:48

阅读数 537

评论数 0

EasyEDA 入坑

额,,,好吧。。。 本来打算好好写作业的,本来没想看这个easyEDA的。。。 FUCCCCKKKKK ,忍不住手贱点了进去。。。 入即分享,,欢迎吐槽。。 还是忍不住想感叹几句,,, 开源大法好哇。。。。。 像我这种老爷机,,,带AD那玩意,...

2018-02-08 00:14:49

阅读数 4103

评论数 0

关于蛇形布线

http://bbs.eeworld.com.cn/thread-480865-1-1.html

2018-02-07 12:21:21

阅读数 216

评论数 0

PCB之差分线的绘制操作

看到网上有大神评论说,直接在PCB里面添加差分线的方法是错误的,顿时直冒冷汗。务必在原理图里添加差分线,因为如果再次改变原理图,然后更新PCB的时候你会发现:你在PCB上设置的差分对没了!(这个也不难理解) 当然,如果是一张全新的PCB,直接导入就行了,对应的PCB面板的差分线选项也会显示差...

2018-02-07 11:15:01

阅读数 1636

评论数 0

PCB之 validate和execute change的区别

专治强迫症 validate change是用来对照网络表和PCB原件的,如果你在PCB中删除某个元件,那在执行validate change时肯定会出错,因为二者对应不上了,原因是你把PCB中的元件都删了,网络表就找不到对应的元件了。建一张新的pcb,导入时不会出任何错误,是因为 它能自动...

2018-02-07 01:00:14

阅读数 906

评论数 0

AD 16导入LOGO的方法

http://blog.chinaaet.com/xymbmcu/p/34964 http://www.openedv.com/posts/list/44095.htm

2018-02-07 00:15:23

阅读数 2957

评论数 0

提示
确定要删除当前文章?
取消 删除
关闭
关闭