74LS138用作地址译码器

如果不使用CPLD或者FPGA作为地址译码器,那么74LS138芯片会是一个很好的选择。74LS138的A、B、C产生8位

低电平有效的输出Y0-Y7,每个输出连接到存储器的CS端。S3、S2接地,S1=1时候选中74LS138芯片。



请看图,计算Y4所控制的地址范围。


首先:A19   A18  A17   A16   A15    A14 

   1        1      1       1        0        0

这样才能选中芯片并且选中芯片的Y4引脚。

A13    A12 A11  A10  A9   A8   A7   A6  A5  A4  A3  A2  A1  A0 

0         0      0       0     0     0      0     0     0    0    0   0     0     0

1         1       1       1     1      1     1     1     1   1     1   1     1     1

即是全1或者全0的时候。那么Y4的地址范围是:F0000H到F3FFFH。


注意:A19、A18、A17必须是1来激活译码器。




  • 12
    点赞
  • 28
    收藏
    觉得还不错? 一键收藏
  • 4
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值